PLLATINUMSIM-SW — PLLatinum Sim Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
LMK61E07 系列超低抖動 PLLatinum™ 可編程振蕩器使用分數 N 頻率合成器與集成 VCO 來生成常用的參考時鐘。 LMK61E07 的輸出可配置為 LVPECL、LVDS 或 HCSL。該器件可從片上 EEPROM 自啟動,以便生成出廠編程的默認輸出頻率,或者可通過 I 2C 串行接口在系統中對器件寄存器和 EEPROM 設置進行完全編程。該器件通過 I 2C 串行接口提供精細和粗糙的頻率裕量控制,因此是一種數控振蕩器 (DCXO)。
您可以更新 PLL 反饋分頻器,從而使用 12.5MHz 的 PFD(R 分頻器=4,禁用倍頻器)以小于 1ppb 的步進值進行無峰值或毛刺的輸出頻率調節以符合 xDSL 要求,或使用 100MHz 的 PFD(R 分頻器=1,啟用倍頻器)以小于 5.2ppb 的步進值進行此調節以符合廣播視頻要求。頻率裕量特性還有利于進行系統設計驗證測試 (DVT),如標準合規性和系統時序裕量測試。
| 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | LMK61E07 具有內部 EEPROM 的超低抖動可編程振蕩器 數據表 (Rev. B) | PDF | HTML | 英語版 (Rev.B) | PDF | HTML | 2023年 8月 23日 |
| EVM 用戶指南 | LMK61FFEVM User's Guide (Rev. A) | 2015年 11月 20日 |
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
LMK61E2-156M25EVM 評估模塊提供了一個完整平臺來評估德州儀器 (TI) LMK61E2-156M25 超低抖動固定頻率振蕩器的 90fs RMS 抖動性能。
板載電源選項提供了常見應用中所需的易用性和配置靈活性。邊緣發射 SMA 端口可用于訪問 LMK61E2-156M25 的差分時鐘輸出,從而使用市售同軸電纜、適配器或平衡-非平衡變壓器(未附帶)連接到測試設備或參考板。
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| QFM (SIA) | 6 | Ultra Librarian |
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。
PLLatinum Sim User's Guide
PLLatinum Sim software manifest
PLLatinum Sim 1.6.9 includes the ability to manually specify points on a phase noise curve (for VCOs or other devices that do not fit the standard three-point model), and as a result the phase noise estimation for many devices which use a BAW VCO is greatly improved. Also includes a bugfix for cascading noise inputs.