產(chǎn)品詳情

Function Cascaded PLLs Number of outputs 14 RMS jitter (fs) 111 Output frequency (min) (MHz) 0.22 Output frequency (max) (MHz) 2370 Input type LVCMOS, LVDS, LVPECL Output type LVCMOS, LVDS, LVPECL Supply voltage (min) (V) 3.15 Supply voltage (max) (V) 3.45 Features 0 Delay Rating Catalog Operating temperature range (°C) -40 to 85 Number of input channels 2
Function Cascaded PLLs Number of outputs 14 RMS jitter (fs) 111 Output frequency (min) (MHz) 0.22 Output frequency (max) (MHz) 2370 Input type LVCMOS, LVDS, LVPECL Output type LVCMOS, LVDS, LVPECL Supply voltage (min) (V) 3.15 Supply voltage (max) (V) 3.45 Features 0 Delay Rating Catalog Operating temperature range (°C) -40 to 85 Number of input channels 2
WQFN (NKD) 64 81 mm2 9 x 9
  • Ultra-Low RMS Jitter Performance
    • 111 fs RMS Jitter (12 kHz to 20 MHz)
    • 123 fs RMS Jitter (100 Hz to 20 MHz)
  • Dual Loop PLLatinum? PLL Architecture
  • PLL1
    • Integrated Low-Noise Crystal Oscillator
      Circuit
    • Holdover Mode when Input Clocks are Lost
    • Automatic or Manual Triggering/Recovery
  • PLL2
    • Normalized PLL Noise Floor of –227 dBc/Hz
    • Phase Detector Rate up to 155 MHz
    • OSCin Frequency-Doubler
    • Integrated Low-Noise VCO
  • 2 Redundant Input Clocks with LOS
    • Automatic and Manual Switch-Over Modes
  • 50 % Duty Cycle Output Divides, 1 to 1045 (Even
    and Odd)
  • 12 LVPECL, LVDS, or LVCMOS Programmable
    Outputs
  • Digital Delay: Fixed or Dynamically Adjustable
  • 25 ps Step Analog Delay Control.
  • 14 Differential Outputs. Up to 26 Single Ended.
    • Up to 6 VCXO/Crystal Buffered Outputs
  • Clock Rates of up to 1536 MHz
  • 0-Delay Mode
  • Three Default Clock Outputs at Power Up
  • Multi-Mode: Dual PLL, Single PLL, and Clock
    Distribution
  • Industrial Temperature Range: –40 to 85°C
  • 3.15-V to 3.45-V Operation
  • 2 Dedicated Buffered/Divided OSCin Clocks
  • Package: 64-Pin WQFN (9.0 × 9.0 × 0.8 mm)
  • Ultra-Low RMS Jitter Performance
    • 111 fs RMS Jitter (12 kHz to 20 MHz)
    • 123 fs RMS Jitter (100 Hz to 20 MHz)
  • Dual Loop PLLatinum? PLL Architecture
  • PLL1
    • Integrated Low-Noise Crystal Oscillator
      Circuit
    • Holdover Mode when Input Clocks are Lost
    • Automatic or Manual Triggering/Recovery
  • PLL2
    • Normalized PLL Noise Floor of –227 dBc/Hz
    • Phase Detector Rate up to 155 MHz
    • OSCin Frequency-Doubler
    • Integrated Low-Noise VCO
  • 2 Redundant Input Clocks with LOS
    • Automatic and Manual Switch-Over Modes
  • 50 % Duty Cycle Output Divides, 1 to 1045 (Even
    and Odd)
  • 12 LVPECL, LVDS, or LVCMOS Programmable
    Outputs
  • Digital Delay: Fixed or Dynamically Adjustable
  • 25 ps Step Analog Delay Control.
  • 14 Differential Outputs. Up to 26 Single Ended.
    • Up to 6 VCXO/Crystal Buffered Outputs
  • Clock Rates of up to 1536 MHz
  • 0-Delay Mode
  • Three Default Clock Outputs at Power Up
  • Multi-Mode: Dual PLL, Single PLL, and Clock
    Distribution
  • Industrial Temperature Range: –40 to 85°C
  • 3.15-V to 3.45-V Operation
  • 2 Dedicated Buffered/Divided OSCin Clocks
  • Package: 64-Pin WQFN (9.0 × 9.0 × 0.8 mm)

The LMK0480x family is the industry’s highest performance clock conditioner with superior clock jitter cleaning, generation, and distribution with advanced features to meet next generation system requirements. The dual loop PLLatinum architecture is capable of 111 fs rms jitter (12 kHz to 20 MHz) using a low noise VCXO module or sub-200 fs rms jitter (12 kHz to 20 MHz) using a low cost external crystal and varactor diode.

The dual loop architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage controlled oscillator (VCO). The first PLL (PLL1) provides low-noise jitter cleaner functionality while the second PLL (PLL2) performs the clock generation. PLL1 can be configured to either work with an external VCXO module or the integrated crystal oscillator with an external tunable crystal and varactor diode. When paired with a very narrow loop bandwidth, PLL1 uses the superior close-in phase noise (offsets below 50 kHz) of the VCXO module or the tunable crystal to clean the input clock. The output of PLL1 is used as the clean input reference to PLL2 where it locks the integrated VCO. The loop bandwidth of PLL2 can be optimized to clean the far-out phase noise (offsets above 50 kHz) where the integrated VCO outperforms the VCXO module or tunable crystal used in PLL1.

The LMK0480x family is the industry’s highest performance clock conditioner with superior clock jitter cleaning, generation, and distribution with advanced features to meet next generation system requirements. The dual loop PLLatinum architecture is capable of 111 fs rms jitter (12 kHz to 20 MHz) using a low noise VCXO module or sub-200 fs rms jitter (12 kHz to 20 MHz) using a low cost external crystal and varactor diode.

The dual loop architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage controlled oscillator (VCO). The first PLL (PLL1) provides low-noise jitter cleaner functionality while the second PLL (PLL2) performs the clock generation. PLL1 can be configured to either work with an external VCXO module or the integrated crystal oscillator with an external tunable crystal and varactor diode. When paired with a very narrow loop bandwidth, PLL1 uses the superior close-in phase noise (offsets below 50 kHz) of the VCXO module or the tunable crystal to clean the input clock. The output of PLL1 is used as the clean input reference to PLL2 where it locks the integrated VCO. The loop bandwidth of PLL2 can be optimized to clean the far-out phase noise (offsets above 50 kHz) where the integrated VCO outperforms the VCXO module or tunable crystal used in PLL1.

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能與比較器件相同,且具有相同引腳
LMK04803 正在供貨 具有雙級(jí)聯(lián) PLL 和集成式 1.9GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 Low Noise Clock Jitter Cleaner With Dual Cascaded PLLs and Integrated 1.9 GHz VCO
LMK04806 正在供貨 具有雙級(jí)聯(lián) PLL 和集成式 2.5GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 Low Noise Clock Jitter Cleaner With Dual Cascaded PLLs and Integrated 2.5 GHz VCO
LMK04808 正在供貨 具有雙環(huán)路 PLL 和集成式 2.9GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 Low Noise Clock Jitter Cleaner With Dual Cascaded PLLs and Integrated 2.9 GHz VCO
功能與比較器件相似
LMK04821 正在供貨 支持 JESD204B 的超低抖動(dòng)合成器和抖動(dòng)消除器 LMK04821( it has additional features and better performance)

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 10
類型 標(biāo)題 下載最新的英語版本 日期
* 數(shù)據(jù)表 LMK0480x Low-Noise Clock Jitter Cleaner with Dual Loop PLLs 數(shù)據(jù)表 (Rev. K) PDF | HTML 2014年 12月 24日
應(yīng)用手冊 LMK時(shí)鐘 family LVDS輸出交流耦合設(shè)計(jì)注意事項(xiàng) 2021年 6月 10日
用戶指南 TSW308x Evaluation Module (Rev. B) 2016年 5月 18日
EVM 用戶指南 TSW4806EVM User's Guide (Rev. A) 2016年 4月 26日
EVM 用戶指南 LMK0480x Evaluation Board Instructions (Rev. B) 2014年 8月 4日
設(shè)計(jì)指南 TSW1265 Dual-Wideband RF-to-Digital Receiver Design Guide 2013年 9月 3日
應(yīng)用手冊 Using the LMK0480x/LMK04906 for Hitless Switching and Holdover 2013年 7月 12日
用戶指南 TSW3085EVM ACPR and EVM Measurements (TIDA-00076 Reference Guide) 2011年 12月 29日
應(yīng)用手冊 App Note 1939 Crystal Based Oscillator Design with LMK04000 Family 最新英語版本 (Rev.A) 2009年 3月 13日
設(shè)計(jì)指南 Clock Conditioner Owner's Manual 2006年 11月 10日

設(shè)計(jì)和開發(fā)

如需其他信息或資源,請點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。

評(píng)估板

LMK04805BEVAL — 具有雙級(jí)聯(lián) PLL 和集成 2.2 GHz VCO 的時(shí)鐘抖動(dòng)消除器

The LMK04800 family is the industry's highest performance clock conditioner with superior clock jitter cleaning, generation, and distribution with advanced features to meet next generation system requirements. The dual loop PLLatinum? architecture enables 111 fs rms jitter (12 kHz to 20 MHz) using (...)

用戶指南: PDF
TI.com 上無現(xiàn)貨
評(píng)估板

TSW1265EVM — 寬帶雙路接收器參考設(shè)計(jì)和評(píng)估平臺(tái)

TSW1265EVM 是一款寬帶雙路接收器參考設(shè)計(jì)和評(píng)估平臺(tái)。信號(hào)鏈通過雙通道下變頻混頻器、LMH6521 雙通道 DVGA、和 ADS4249 14 位 250 MSPS ADC 允許從射頻到位的轉(zhuǎn)換。TSW1265EVM 還包括 LMK04800 雙 PLL 時(shí)鐘抖動(dòng)清除器和發(fā)生器,用以提供板載低噪音計(jì)時(shí)解決方案。還提供軟件 GUI 以允許對(duì) ADS4249 和 LMK04800 進(jìn)行配置??赏ㄟ^ GUI 或通過具有 FPGA 的高速連接器控制 LMH6521 DVGA 增益。EVM 適合與 TSW1400EVM 訊號(hào)擷取和產(chǎn)生電路板配合使用,以擷取 ADS4249 (...)

用戶指南: PDF
TI.com 上無現(xiàn)貨
評(píng)估板

TSW3084EVM — 完整射頻信號(hào)鏈評(píng)估模塊

TSW3084EVM 評(píng)估模塊為電路板,可允許系統(tǒng)設(shè)計(jì)人員借助 LMK04806B 低噪聲時(shí)鐘發(fā)生器/抖動(dòng)消除器,評(píng)估德州儀器 (TI) 發(fā)射信號(hào)鏈的總性能。作為易于使用的完整射頻發(fā)射解決方案,TSW3084EVM 包含用于為 DAC3484 數(shù)模轉(zhuǎn)換器 (DAC) 提供計(jì)時(shí)的 LMK04806B,以及兩個(gè)可將來自 4 通道 DAC 的 I/Q 輸出上變頻為射頻載波的 TRF3705。

DAC3484 是四通道超低功耗 16 位 1.25 GSPS DAC,帶有有效的多路復(fù)用的 16 位寬總線,可實(shí)現(xiàn)每個(gè) DAC 輸入速率為 312MSPS。

TRF3705 是高性能復(fù)數(shù)射頻調(diào)制器,輸出范圍為 (...)

用戶指南: PDF
TI.com 上無現(xiàn)貨
評(píng)估板

TSW30H84EVM — 完整射頻信號(hào)鏈評(píng)估模塊

TSW30H84EVM 評(píng)估模塊為電路板,可允許系統(tǒng)設(shè)計(jì)人員借助 LMK04806B(請參見 LMK04800)低噪聲時(shí)鐘發(fā)生器/抖動(dòng)消除器,評(píng)估德州儀器 (TI) 發(fā)射信號(hào)鏈路的總性能。作為易于使用的完整射頻發(fā)射解決方案,TSW30H84EVM 包含用于為 DAC34H84 數(shù)模轉(zhuǎn)換器 (DAC) 提供計(jì)時(shí)的 LMK04806B(請參見 LMK04800),以及兩個(gè)可將來自 4 通道 DAC 的 I/Q 輸出上變頻為射頻載波的 TRF3705。

DAC34H84 是四通道超低功耗 16 位 1.25 GSPS DAC,最大輸入圖形速率為 625MSPS/DAC。

TRF3705 (...)

用戶指南: PDF
TI.com 上無現(xiàn)貨
評(píng)估模塊 (EVM) 用 GUI

SLAC507 TSW308x EVM Software

支持的產(chǎn)品和硬件

支持的產(chǎn)品和硬件

產(chǎn)品
高速 DAC (> 10MSPS)
DAC3482 雙通道、16 位、1.25GSPS、1x-16x 內(nèi)插數(shù)模轉(zhuǎn)換器 (DAC) DAC3484 四通道 16 位 1.25GSPS 1x-16x 內(nèi)插數(shù)模轉(zhuǎn)換器 (DAC) DAC34H84 四通道 16 位 1.25GSPS 1x-16x 內(nèi)插數(shù)模轉(zhuǎn)換器 (DAC) DAC34SH84 四通道 16 位 1.5GSPS 1x-16x 內(nèi)插數(shù)模轉(zhuǎn)換器 (DAC)
時(shí)鐘抖動(dòng)清除器
LMK04803 具有雙級(jí)聯(lián) PLL 和集成式 1.9GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04805 具有雙級(jí)聯(lián) PLL 和集成式 2.2GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04806 具有雙級(jí)聯(lián) PLL 和集成式 2.5GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04808 具有雙環(huán)路 PLL 和集成式 2.9GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器
IQ 調(diào)制器
TRF3705 300MHz 至 4GHz 正交調(diào)制器
硬件開發(fā)
評(píng)估板
TSW3084EVM 完整射頻信號(hào)鏈評(píng)估模塊 TSW3085EVM 寬帶發(fā)送信號(hào)鏈評(píng)估板和參考設(shè)計(jì) TSW30H84EVM 完整射頻信號(hào)鏈評(píng)估模塊
評(píng)估模塊 (EVM) 用 GUI

SLAC532 TSW4806 Installer GUI

支持的產(chǎn)品和硬件

支持的產(chǎn)品和硬件

產(chǎn)品
時(shí)鐘抖動(dòng)清除器
LMK04803 具有雙級(jí)聯(lián) PLL 和集成式 1.9GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04805 具有雙級(jí)聯(lián) PLL 和集成式 2.2GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04806 具有雙級(jí)聯(lián) PLL 和集成式 2.5GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04808 具有雙環(huán)路 PLL 和集成式 2.9GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器
仿真模型

LMK04805 IBIS Model (Rev. C)

SNAM098C.ZIP (111 KB) - IBIS Model
設(shè)計(jì)工具

CLOCK-TREE-ARCHITECT — 時(shí)鐘樹架構(gòu)編程軟件

時(shí)鐘樹架構(gòu)是一款時(shí)鐘樹綜合工具,可根據(jù)您的系統(tǒng)要求生成時(shí)鐘樹解決方案,從而幫助您簡化設(shè)計(jì)流程。該工具從龐大的時(shí)鐘產(chǎn)品數(shù)據(jù)庫中提取數(shù)據(jù),然后生成系統(tǒng)級(jí)多芯片時(shí)鐘解決方案。
設(shè)計(jì)工具

PLLATINUMSIM-SW PLLatinum Sim Tool

PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.

支持的產(chǎn)品和硬件

支持的產(chǎn)品和硬件

產(chǎn)品
時(shí)鐘緩沖器
CDCDB2000 符合 DB2000QL 標(biāo)準(zhǔn)、適用于第 1 代到第 5 代 PCIe? 的 20 輸出時(shí)鐘緩沖器 CDCDB400 適用于 PCIe? 第 1 代到第 6 代的 4 路輸出時(shí)鐘緩沖器 CDCDB800 適用于 PCIe? 第 1 代到第 6 代的 8 路輸出時(shí)鐘緩沖器 CDCDB803 用于 PCIe? 第 1 代至第 6 代的 8 輸出時(shí)鐘緩沖器,具有可選的 SMBus 地址 CDCLVC1102 低抖動(dòng) 1:2 LVCMOS 扇出時(shí)鐘緩沖器 CDCLVC1103 低抖動(dòng) 1:3 LVCMOS 扇出時(shí)鐘緩沖器 CDCLVC1104 低抖動(dòng) 1:4 LVCMOS 扇出時(shí)鐘緩沖器 CDCLVC1106 低抖動(dòng) 1:6 LVCMOS 扇出時(shí)鐘緩沖器 CDCLVC1108 低抖動(dòng) 1:8 LVCMOS 扇出時(shí)鐘緩沖器 CDCLVC1110 低抖動(dòng) 1:10 LVCMOS 扇出時(shí)鐘緩沖器 CDCLVC1112 低抖動(dòng) 1:12 LVCMOS 扇出時(shí)鐘緩沖器 CDCLVC1310 通用輸入、10 輸出低阻抗 LVCMOS 緩沖器 CDCLVD110A 通過超小偏斜實(shí)現(xiàn)時(shí)鐘分配且頻率高達(dá) 1100MHz 的 1:10 LVDS 時(shí)鐘緩沖器 CDCLVD1204 低抖動(dòng) 2 路輸入可選 1:4 通用至 LVDS 緩沖器 CDCLVD1208 低抖動(dòng) 2 路輸入可選 1:8 通用至 LVDS 緩沖器 CDCLVD1212 低抖動(dòng) 2 路輸入可選 1:12 通用至 LVDS 緩沖器 CDCLVD1213 具有可選輸出分頻器的低抖動(dòng) 1:4 通用至 LVDS 緩沖器 CDCLVD1216 低抖動(dòng) 2 路輸入可選 1:16 通用至 LVDS 緩沖器 CDCLVD2102 低抖動(dòng)雙路 1:2 通用至 LVDS 緩沖器 CDCLVD2104 低抖動(dòng)雙路 1:4 通用至 LVDS 緩沖器 CDCLVD2106 低抖動(dòng)雙路 1:6 通用至 LVDS 緩沖器 CDCLVD2108 低抖動(dòng)雙路 1:8 通用至 LVDS 緩沖器 CDCLVP110 1:10 LVPECL/HSTL 至 LVPECL 時(shí)鐘驅(qū)動(dòng)器 CDCLVP1102 低抖動(dòng) 1:2 通用至 LVPECL 緩沖器 CDCLVP111 具有可選輸入的 1:10 LVPECL 緩沖器 CDCLVP111-EP 具有可選輸入的 HiRel、1:10 LVPECL 緩沖器 CDCLVP111-SEP 具有可選輸入時(shí)鐘驅(qū)動(dòng)器的抗輻射 1:10 LVPECL 高速時(shí)鐘緩沖器 CDCLVP111-SP 具有可選輸入時(shí)鐘驅(qū)動(dòng)器的 1:10 高速時(shí)鐘緩沖器 CDCLVP1204 低抖動(dòng)雙輸入可選 1:4 通用轉(zhuǎn) LVPECL 緩沖器 CDCLVP1208 低抖動(dòng) 2 路輸入可選 1:8 通用至 LVPECL 緩沖器 CDCLVP1212 低抖動(dòng) 2 路輸入可選 1:12 通用至 LVPECL 緩沖器 CDCLVP1216 低抖動(dòng) 2 路輸入可選 1:16 通用至 LVPECL 緩沖器 CDCLVP2102 低抖動(dòng)雙通道 1:2 通用至 LVPECL 緩沖器 CDCLVP2104 低抖動(dòng)雙通道 1:4 通用至 LVPECL 緩沖器 CDCLVP2106 低抖動(dòng)雙通道 1:6 通用至 LVPECL 緩沖器 CDCLVP2108 低抖動(dòng)雙通道 1:8 通用至 LVPECL 緩沖器 CDCLVP215 雙通道 1:5 高速 LVPECL 扇出緩沖器 LMK00301 3-GHz 10 路輸出差動(dòng)扇出緩沖器/電平轉(zhuǎn)換器 LMK00304 具有 4 個(gè)可配置輸出的 3.1GHz 差動(dòng)時(shí)鐘緩沖器/電平轉(zhuǎn)換器 LMK00306 具有 6 個(gè)可配置輸出的 3.1GHz 差動(dòng)時(shí)鐘緩沖器/電平轉(zhuǎn)換器 LMK00308 具有 8 個(gè)可配置輸出的 3.1GHz 差動(dòng)時(shí)鐘緩沖器/電平轉(zhuǎn)換器 LMK00334 4 路輸出 PCIe?/第 1 代/第 2 代/第 3 代/第 4 代/第 5 代時(shí)鐘緩沖器和電平轉(zhuǎn)換器 LMK00334-Q1 汽車類 4 路輸出 PCIe? 第 1 代/第 2 代/第 3 代/第 4 代/第 5 代時(shí)鐘緩沖器和電平轉(zhuǎn)換器 LMK00338 8 路輸出 PCIe?/第 1 代/第 2 代/第 3 代/第 4 代/第 5 代時(shí)鐘緩沖器和電平轉(zhuǎn)換器 LMK1C1102 2 通道輸出 LVCMOS 1.8V 緩沖器 LMK1C1102A 1.8V、2.5V 或 3.3V 異步 2 通道輸出 LVCMOS 緩沖器 LMK1C1103 3 通道輸出 LVCMOS 1.8V 緩沖器 LMK1C1103A 1.8V、2.5V 或 3.3V 異步 3 通道輸出 LVCMOS 緩沖器 LMK1C1104 4 通道輸出 LVCMOS 1.8V 緩沖器 LMK1C1104A 1.8V、2.5V 或 3.3V 異步 4 通道輸出 LVCMOS 緩沖器 LMK1C1106 6 通道輸出 LVCMOS 1.8V 緩沖器 LMK1C1106A 1.8V、2.5V 或 3.3V 異步 6 通道輸出 LVCMOS 緩沖器 LMK1C1108 8 通道輸出 LVCMOS 1.8V 緩沖器 LMK1C1108A 1.8V、2.5V 或 3.3V 異步 8 通道輸出 LVCMOS 緩沖器 LMK1D1204 4 通道輸出 LVDS 1.8V 緩沖器 LMK1D1204P 帶引腳控制的 4 通道輸出 LVDS 1.8V、2.5V 和 3.3V 緩沖器 LMK1D1208 8 通道輸出 LVDS 1.8V、2.5V 和 3.3V 緩沖器 LMK1D1208I 具有 I2C 的 8 通道輸出 1.8V、2.5V 和 3.3V LVDS 緩沖器 LMK1D1208P 帶引腳控制的 8 通道輸出 1.8V、2.5V 和 3.3V LVDS 緩沖器 LMK1D1212 12 通道輸出 1.8V、2.5V 和 3.3V LVDS 緩沖器 LMK1D1216 16 通道輸出 1.8V、2.5V 和 3.3V LVDS 緩沖器 LMK1D2102 雙組 2 通道輸出 LVDS 1.8V、2.5V 和 3.3V 緩沖器 LMK1D2102L 低附加抖動(dòng) LVDS 緩沖器 LMK1D2104 雙組 4 通道輸出 1.8V、2.5V 和 3.3V LVDS 緩沖器 LMK1D2104L 具有 0.7V 輸出共模選項(xiàng)的雙組 4 通道輸出 LVDS 1.8V、2.5V 和 3.3V 緩沖器 LMK1D2106 雙組 6 通道輸出 1.8V、2.5V 和 3.3V LVDS 緩沖器 LMK1D2106L 具有 0.7V 輸出共模選項(xiàng)的雙組 2 通道輸出 LVDS 1.8V、2.5V 和 3.3V 緩沖器 LMK1D2108 雙組 8 通道輸出 1.8V、2.5V 和 3.3V LVDS 緩沖器
時(shí)鐘發(fā)生器
LMK03318 具有單個(gè) PLL 的超低抖動(dòng)時(shí)鐘發(fā)生器系列 LMK03328 具有兩個(gè)獨(dú)立 PLL 的超低抖動(dòng)時(shí)鐘發(fā)生器系列 LMK3C0105 采用體聲波 (BAW) 技術(shù)的 5 路輸出無基準(zhǔn)時(shí)鐘發(fā)生器 LMK3C0105-Q1 采用體聲波 (BAW) 技術(shù)的汽車級(jí) 5 路輸出無基準(zhǔn)時(shí)鐘發(fā)生器 LMK3H0102 基于體聲波 (BAW) 的 PCIe 第 1 代到第 7 代兼容無參考時(shí)鐘發(fā)生器 LMK3H0102-Q1 采用體聲波 (BAW) 技術(shù)、符合 PCIe 第 7 代標(biāo)準(zhǔn)的汽車級(jí)無基準(zhǔn)時(shí)鐘發(fā)生器 LMK3H2104 4 路輸出、符合 PCIe 第 1 代至第 7 代標(biāo)準(zhǔn)的、無 BAW 參考的時(shí)鐘發(fā)生器、時(shí)鐘多路復(fù)用器和緩沖器 LMK3H2108 8 路輸出、符合 PCIe 第 1 代至第 7 代標(biāo)準(zhǔn)的、無 BAW 參考的時(shí)鐘發(fā)生器、時(shí)鐘多路復(fù)用器和緩沖器
時(shí)鐘抖動(dòng)清除器
LMK04803 具有雙級(jí)聯(lián) PLL 和集成式 1.9GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04805 具有雙級(jí)聯(lián) PLL 和集成式 2.2GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04806 具有雙級(jí)聯(lián) PLL 和集成式 2.5GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04808 具有雙環(huán)路 PLL 和集成式 2.9GHz VCO 的低噪聲時(shí)鐘抖動(dòng)消除器 LMK04816 具有雙環(huán) PLL 的三輸入低噪聲時(shí)鐘抖動(dòng)消除器 LMK04821 支持 JESD204B 的超低抖動(dòng)合成器和抖動(dòng)消除器 LMK04826 具有集成式 1840 至 1970MHz VCO0 且符合 JESD204B 標(biāo)準(zhǔn)的超低噪聲時(shí)鐘抖動(dòng)消除器 LMK04828 具有集成式 2370 至 2630MHz VCO0 且符合 JESD204B 標(biāo)準(zhǔn)的超低噪聲時(shí)鐘抖動(dòng)消除器 LMK04828-EP 溫度范圍為 -55°C 至 105°C 且符合 JESD204B 標(biāo)準(zhǔn)的超低噪聲時(shí)鐘抖動(dòng)消除器 LMK04832 具有雙環(huán)路且符合 JESD204B 標(biāo)準(zhǔn)的超低噪聲 3.2GHz、15 路輸出時(shí)鐘抖動(dòng)清除器 LMK04832-SEP 耐輻射且符合 JESD204C 標(biāo)準(zhǔn)的 30krad 超低噪聲 3.2GHz、15 路輸出時(shí)鐘抖動(dòng)清除器 LMK04832-SP 耐輻射加固保障 (RHA)、超低噪聲、3.2GHz、15 路輸出時(shí)鐘抖動(dòng)清除器
振蕩器
LMK60A0-148351 148.352MHz、LVDS、高性能、低抖動(dòng)差動(dòng)振蕩器 LMK60A0-148M 148.5MHz、LVDS、高性能、低抖動(dòng)差動(dòng)振蕩器 LMK60E0-156257 156.257MHz、LVPECL、±25ppm、高性能低抖動(dòng)振蕩器 LMK60E0-156M 156.5MHz、LVPECL、±25ppm、高性能、低抖動(dòng)振蕩器 LMK60E0-212M 212.5MHz、LVPECL、±25ppm、高性能低抖動(dòng)振蕩器 LMK60E2-100M 100.0MHz、LVPECL、±50ppm、高性能低抖動(dòng)振蕩器 LMK60E2-125M 125MHz、LVPECL、±50ppm、高性能低抖動(dòng)振蕩器 LMK60E2-150M 150MHz、LVPECL、±50ppm、低抖動(dòng)標(biāo)準(zhǔn)振蕩器 LMK60E2-156M 156.25MHz、LVPECL、±50ppm、高性能低抖動(dòng)振蕩器 LMK60I2-100M 100MHz、HCSL、±50ppm、高性能、低抖動(dòng)振蕩器 LMK60I2-322M 322.27MHz、HCSL、±50ppm、高性能低抖動(dòng)振蕩器 LMK61A2-100M 100MHz、±50ppm、LVDS 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61A2-125M 125MHz、±50ppm、LVDS 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61A2-156M 156.25MHz、±50ppm、LVDS 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61A2-312M 312.5MHz、±50ppm、LVDS 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61A2-644M 具有內(nèi)部 EEPROM 的 LVDS 超低抖動(dòng)可編程振蕩器 LMK61E0-050M 50MHz、LVPECL ±25ppm、超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61E0-155M 155.52MHz、LVPECL ±25ppm、超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61E0-156M 156.25MHz、±25ppm、LVPECL 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61E07 具有內(nèi)部 EEPROM 的多信號(hào)格式超低抖動(dòng)可編程振蕩器 LMK61E08 具有內(nèi)部 EEPROM 的超低抖動(dòng)可編程振蕩器 LMK61E0M 具有內(nèi)部 EEPROM 的 LVCMOS 超低抖動(dòng)可編程振蕩器 LMK61E2 用于醫(yī)療成像以及測試測量領(lǐng)域的超低抖動(dòng) EEPROM 可編程振蕩器 LMK61E2-100M 100MHz、±50ppm、LVPECL 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61E2-125M 125MHz、±50ppm、LVPECL 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61E2-156M 156.25MHz、±50ppm、LVPECL 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61E2-312M 312.5MHz、±50ppm、LVPECL 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61I2-100M 100MHz、±50ppm、HCSL 超低抖動(dòng)標(biāo)準(zhǔn)差動(dòng)振蕩器 LMK61PD0A2 ±50ppm、超低抖動(dòng)、引腳可選、差動(dòng)振蕩器 LMK62A2-100M 100MHz、LVDS ±50ppm、高性能、低抖動(dòng)、標(biāo)準(zhǔn)振蕩器 LMK62A2-150M 150MHz、LVDS ±50ppm、高性能、低抖動(dòng)、標(biāo)準(zhǔn)振蕩器 LMK62A2-156M 156.25MHz、LVDS ±50ppm、高性能、低抖動(dòng)振蕩器 LMK62A2-200M 200MHz、LVDS ±50ppm、高性能、低抖動(dòng)、標(biāo)準(zhǔn)振蕩器 LMK62A2-266M 266.66MHz、LVDS ±50ppm、高性能、低抖動(dòng)、標(biāo)準(zhǔn)振蕩器 LMK62E0-156M 156.25MHz、LVPECL、±25ppm、高性能、低抖動(dòng)振蕩器 LMK62E2-100M 100MHz、LVPECL、±50ppm、高性能、低抖動(dòng)振蕩器 LMK62E2-156M 156.25MHz、LVPECL、±50ppm、高性能、低抖動(dòng)、標(biāo)準(zhǔn)振蕩器 LMK62I0-100M 100MHz、HCSL、±25ppm、高性能、低抖動(dòng)振蕩器 LMK62I0-156M 156.25MHz、HCSL、±25ppm、高性能、低抖動(dòng)振蕩器 LMK6C 低抖動(dòng)、高性能、體聲波 (BAW) 固定頻率 LVCMOS 振蕩器 LMK6D 低抖動(dòng)、高性能、體聲波 (BAW) 固定頻率 LVDS 振蕩器 LMK6H 低抖動(dòng)、高性能、體聲波 (BAW) 固定頻率 HCSL 振蕩器 LMK6P 低抖動(dòng)、高性能、體聲波 (BAW) 固定頻率 LVPECL 振蕩器
硬件開發(fā)
評(píng)估板
LMK04832EVM LMK04832 JESD204B 時(shí)鐘抖動(dòng)清除器/時(shí)鐘發(fā)生器/分配評(píng)估模塊 LMX2571EPEVM LMX2571-EP 1.34GHz 低功耗極端溫度 RF 合成器評(píng)估模塊 LMX2594PSEVM LMX2594 具有多器件相位同步的 15GHz 射頻合成器評(píng)估模塊 XMICR-3P-LMX2492 LMX2492 X-MWblock 評(píng)估模塊 XMICR-3P-LMX2572 LMX2572 X-MWblock 評(píng)估模塊 XMICR-3P-LMX2592 LMX2592 X-MWblock 評(píng)估模塊 XMICR-3P-LMX2594 LMX2594 X-MWblock 評(píng)估模塊 XMICR-3P-LMX2595 LMX2595 X-MWblock 評(píng)估模塊
軟件
支持軟件
LMX9830-SW LMX9830 應(yīng)用手冊、軟件和工具 LMX9838-SW LMX9838 應(yīng)用手冊、軟件和工具
下載選項(xiàng)
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具

PSpice? for TI 可提供幫助評(píng)估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?

在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
封裝 引腳 CAD 符號(hào)、封裝和 3D 模型
WQFN (NKD) 64 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標(biāo)識(shí)
  • 引腳鍍層/焊球材料
  • MSL 等級(jí)/回流焊峰值溫度
  • MTBF/時(shí)基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點(diǎn)
  • 封裝廠地點(diǎn)

推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。

支持和培訓(xùn)

可獲得 TI 工程師技術(shù)支持的 TI E2E? 論壇

所有內(nèi)容均由 TI 和社區(qū)貢獻(xiàn)者按“原樣”提供,并不構(gòu)成 TI 規(guī)范。請參閱使用條款。

如果您對(duì)質(zhì)量、包裝或訂購 TI 產(chǎn)品有疑問,請參閱 TI 支持。??????????????

視頻