LMK04805
- Ultra-Low RMS Jitter Performance
- 111 fs RMS Jitter (12 kHz to 20 MHz)
- 123 fs RMS Jitter (100 Hz to 20 MHz)
- Dual Loop PLLatinum? PLL Architecture
- PLL1
- Integrated Low-Noise Crystal Oscillator
Circuit - Holdover Mode when Input Clocks are Lost
- Automatic or Manual Triggering/Recovery
- Integrated Low-Noise Crystal Oscillator
- PLL2
- Normalized PLL Noise Floor of –227 dBc/Hz
- Phase Detector Rate up to 155 MHz
- OSCin Frequency-Doubler
- Integrated Low-Noise VCO
- 2 Redundant Input Clocks with LOS
- Automatic and Manual Switch-Over Modes
- 50 % Duty Cycle Output Divides, 1 to 1045 (Even
and Odd) - 12 LVPECL, LVDS, or LVCMOS Programmable
Outputs - Digital Delay: Fixed or Dynamically Adjustable
- 25 ps Step Analog Delay Control.
- 14 Differential Outputs. Up to 26 Single Ended.
- Up to 6 VCXO/Crystal Buffered Outputs
- Clock Rates of up to 1536 MHz
- 0-Delay Mode
- Three Default Clock Outputs at Power Up
- Multi-Mode: Dual PLL, Single PLL, and Clock
Distribution - Industrial Temperature Range: –40 to 85°C
- 3.15-V to 3.45-V Operation
- 2 Dedicated Buffered/Divided OSCin Clocks
- Package: 64-Pin WQFN (9.0 × 9.0 × 0.8 mm)
The LMK0480x family is the industrys highest performance clock conditioner with superior clock jitter cleaning, generation, and distribution with advanced features to meet next generation system requirements. The dual loop PLLatinum architecture is capable of 111 fs rms jitter (12 kHz to 20 MHz) using a low noise VCXO module or sub-200 fs rms jitter (12 kHz to 20 MHz) using a low cost external crystal and varactor diode.
The dual loop architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage controlled oscillator (VCO). The first PLL (PLL1) provides low-noise jitter cleaner functionality while the second PLL (PLL2) performs the clock generation. PLL1 can be configured to either work with an external VCXO module or the integrated crystal oscillator with an external tunable crystal and varactor diode. When paired with a very narrow loop bandwidth, PLL1 uses the superior close-in phase noise (offsets below 50 kHz) of the VCXO module or the tunable crystal to clean the input clock. The output of PLL1 is used as the clean input reference to PLL2 where it locks the integrated VCO. The loop bandwidth of PLL2 can be optimized to clean the far-out phase noise (offsets above 50 kHz) where the integrated VCO outperforms the VCXO module or tunable crystal used in PLL1.
您可能感興趣的相似產(chǎn)品
功能與比較器件相同,且具有相同引腳
技術(shù)文檔
| 類型 | 標(biāo)題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | LMK0480x Low-Noise Clock Jitter Cleaner with Dual Loop PLLs 數(shù)據(jù)表 (Rev. K) | PDF | HTML | 2014年 12月 24日 | ||
| 應(yīng)用手冊 | LMK時(shí)鐘 family LVDS輸出交流耦合設(shè)計(jì)注意事項(xiàng) | 2021年 6月 10日 | ||||
| 用戶指南 | TSW308x Evaluation Module (Rev. B) | 2016年 5月 18日 | ||||
| EVM 用戶指南 | TSW4806EVM User's Guide (Rev. A) | 2016年 4月 26日 | ||||
| EVM 用戶指南 | LMK0480x Evaluation Board Instructions (Rev. B) | 2014年 8月 4日 | ||||
| 設(shè)計(jì)指南 | TSW1265 Dual-Wideband RF-to-Digital Receiver Design Guide | 2013年 9月 3日 | ||||
| 應(yīng)用手冊 | Using the LMK0480x/LMK04906 for Hitless Switching and Holdover | 2013年 7月 12日 | ||||
| 用戶指南 | TSW3085EVM ACPR and EVM Measurements (TIDA-00076 Reference Guide) | 2011年 12月 29日 | ||||
| 應(yīng)用手冊 | App Note 1939 Crystal Based Oscillator Design with LMK04000 Family | 最新英語版本 (Rev.A) | 2009年 3月 13日 | |||
| 設(shè)計(jì)指南 | Clock Conditioner Owner's Manual | 2006年 11月 10日 |
設(shè)計(jì)和開發(fā)
如需其他信息或資源,請點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
LMK04805BEVAL — 具有雙級(jí)聯(lián) PLL 和集成 2.2 GHz VCO 的時(shí)鐘抖動(dòng)消除器
The LMK04800 family is the industry's highest performance clock conditioner with superior clock jitter cleaning, generation, and distribution with advanced features to meet next generation system requirements. The dual loop PLLatinum? architecture enables 111 fs rms jitter (12 kHz to 20 MHz) using (...)
TSW1265EVM — 寬帶雙路接收器參考設(shè)計(jì)和評(píng)估平臺(tái)
TSW1265EVM 是一款寬帶雙路接收器參考設(shè)計(jì)和評(píng)估平臺(tái)。信號(hào)鏈通過雙通道下變頻混頻器、LMH6521 雙通道 DVGA、和 ADS4249 14 位 250 MSPS ADC 允許從射頻到位的轉(zhuǎn)換。TSW1265EVM 還包括 LMK04800 雙 PLL 時(shí)鐘抖動(dòng)清除器和發(fā)生器,用以提供板載低噪音計(jì)時(shí)解決方案。還提供軟件 GUI 以允許對(duì) ADS4249 和 LMK04800 進(jìn)行配置??赏ㄟ^ GUI 或通過具有 FPGA 的高速連接器控制 LMH6521 DVGA 增益。EVM 適合與 TSW1400EVM 訊號(hào)擷取和產(chǎn)生電路板配合使用,以擷取 ADS4249 (...)
TSW3084EVM — 完整射頻信號(hào)鏈評(píng)估模塊
TSW3084EVM 評(píng)估模塊為電路板,可允許系統(tǒng)設(shè)計(jì)人員借助 LMK04806B 低噪聲時(shí)鐘發(fā)生器/抖動(dòng)消除器,評(píng)估德州儀器 (TI) 發(fā)射信號(hào)鏈的總性能。作為易于使用的完整射頻發(fā)射解決方案,TSW3084EVM 包含用于為 DAC3484 數(shù)模轉(zhuǎn)換器 (DAC) 提供計(jì)時(shí)的 LMK04806B,以及兩個(gè)可將來自 4 通道 DAC 的 I/Q 輸出上變頻為射頻載波的 TRF3705。
DAC3484 是四通道超低功耗 16 位 1.25 GSPS DAC,帶有有效的多路復(fù)用的 16 位寬總線,可實(shí)現(xiàn)每個(gè) DAC 輸入速率為 312MSPS。
TRF3705 是高性能復(fù)數(shù)射頻調(diào)制器,輸出范圍為 (...)
TSW30H84EVM — 完整射頻信號(hào)鏈評(píng)估模塊
TSW30H84EVM 評(píng)估模塊為電路板,可允許系統(tǒng)設(shè)計(jì)人員借助 LMK04806B(請參見 LMK04800)低噪聲時(shí)鐘發(fā)生器/抖動(dòng)消除器,評(píng)估德州儀器 (TI) 發(fā)射信號(hào)鏈路的總性能。作為易于使用的完整射頻發(fā)射解決方案,TSW30H84EVM 包含用于為 DAC34H84 數(shù)模轉(zhuǎn)換器 (DAC) 提供計(jì)時(shí)的 LMK04806B(請參見 LMK04800),以及兩個(gè)可將來自 4 通道 DAC 的 I/Q 輸出上變頻為射頻載波的 TRF3705。
DAC34H84 是四通道超低功耗 16 位 1.25 GSPS DAC,最大輸入圖形速率為 625MSPS/DAC。
TRF3705 (...)
SLAC532 — TSW4806 Installer GUI
支持的產(chǎn)品和硬件
產(chǎn)品
時(shí)鐘抖動(dòng)清除器
CLOCK-TREE-ARCHITECT — 時(shí)鐘樹架構(gòu)編程軟件
PLLATINUMSIM-SW — PLLatinum Sim Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
支持的產(chǎn)品和硬件
產(chǎn)品
時(shí)鐘緩沖器
時(shí)鐘發(fā)生器
時(shí)鐘抖動(dòng)清除器
振蕩器
硬件開發(fā)
評(píng)估板
軟件
支持軟件
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫,您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號(hào)、封裝和 3D 模型 |
|---|---|---|
| WQFN (NKD) | 64 | Ultra Librarian |
訂購和質(zhì)量
- RoHS
- REACH
- 器件標(biāo)識(shí)
- 引腳鍍層/焊球材料
- MSL 等級(jí)/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評(píng)估模塊或參考設(shè)計(jì)。