ZHCS889Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 最小值 | 標(biāo)稱值 | 最大值 | 單位 | ||||
|---|---|---|---|---|---|---|---|
| tw(RSL1) (1) | 脈沖持續(xù)時間,穩(wěn)定輸入時鐘至XRS高電平的時間 | 32tc(OSCCLK) | 周期 | ||||
| tw(RSL2) | 脈沖持續(xù)時間,XRS低電平的時間 | 熱復(fù)位 | 32tc(OSCCLK) | 周期 | |||
| tw(WDRS) | 脈沖持續(xù)時間,由看門狗生成的復(fù)位脈沖 | 512tc(OSCCLK) | 周期 | ||||
| td(EX) | 延遲時間,XRS 高電平后,地址/數(shù)據(jù)有效 | 32tc(OSCCLK) | 周期 | ||||
| tOSCST (2) | 振蕩器啟動時間 | 1 | 10 | ms | |||
| th(boot-mode) | 引導(dǎo)模式引腳的保持時間 | 200tc(OSCCLK) | 周期 | ||||

圖 7-6顯示了寫入 PLLCR 寄存器所產(chǎn)生的效果的一個示例。在第一個階段,PLLCR = 0x0004 并且 SYSCLKOUT = OSCCLK × 2。然后,將 0x0008 寫入 PLLCR。就在 PLLCR 寄存器被寫入后,PLL 鎖存階段開始。在此階段,SYSCLKOUT = OSCCLK/2。在 PLL 鎖存完成后(需要 131072 個 OSCCLK 周期),SYSCLKOUT 會反映新的工作頻率,即 OSCCLK × 4。
圖 7-6 寫入 PLLCR 寄存器所產(chǎn)生的結(jié)果的示例