TRF3765
- 輸出頻率:300MHz 至 4.8GHz
- 低噪聲 VCO:-133dBc/Hz
(1MHz 偏移,f輸出 = 2.65GHz) - 13/16 位基準/反饋分壓器
- 25 位分數 N 和整數 N PLL
- 低均方根 (RMS) 抖動:0.35ps
- 輸入基準頻率范圍:
0.5MHz 至 350MHz - 可編程 1/2/4/8 分輸出
- 4 個差分 LO 輸出
- 具有可編程 VCO 開/關控制的外部 VCO 輸入
TRF3765 是一款寬頻帶整數 N/分數 N 頻率合成器,此合成器具有集成的、寬頻帶壓控振蕩器 (VCO)。 可編程輸出分壓器可實現 300MHz 至 4.8GHz 頻率范圍的連續覆蓋。 4 個單獨的差分、開集 RF 輸出可在無需外部分離器的情況下并行驅動多個器件。
TRF3765 也接受外部 VCO 輸入信號,并且可通過一個可編程控制輸出來實現開/關控制。 為了實現最大靈活性和寬基準頻率范圍,設定寬范圍分壓比設置,并且可使用一個芯片外環路濾波器。
TRF3765 采用 RHB-32 四方扁平無引線 (QFN) 封裝。
技術文檔
| 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | 具有集成VCO 的整數-N/分數-N型PLL 數據表 (Rev. D) | 最新英語版本 (Rev.E) | PDF | HTML | 2013年 8月 6日 | |
| 模擬設計期刊 | 2015 年第 2 季度模擬應用期刊 | 英語版 | 2015年 6月 18日 | |||
| 模擬設計期刊 | JESD204B 多器件同步:分解要求 | 英語版 | 2015年 6月 18日 | |||
| 應用手冊 | Characterization Report for FMC30RF | 2014年 9月 18日 | ||||
| EVM 用戶指南 | TRF3765 EVM User's Guide (Rev. A) | 2012年 7月 2日 | ||||
| 設計指南 | 適用于 Xilinx FPGA 的模擬器件 解決方案指南 | 2012年 4月 24日 | ||||
| 應用手冊 | TRF3765 Synthesizer Lock Time | 2012年 2月 6日 | ||||
| 應用手冊 | TRF3765 REF_IN Impedance Application Note | 2012年 1月 11日 | ||||
| 應用手冊 | Low supply TRF3765 performance evaluation | 2012年 1月 4日 | ||||
| 應用手冊 | TRF3765 Output Terminations | 2012年 1月 4日 | ||||
| 應用手冊 | Supply Noise Effect on Oscillator Phase Noise | 2011年 11月 22日 |
設計和開發
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
TRF3765EVM — TRF3765 評估模塊
TSW3065EVM — TSW3065EVM 獨立式本地振蕩器源
TSW3065EVM 基于德州儀器 (TI) 具有集成寬帶 VCO TRF3765 的整數 N 型 / 分數 N 型頻率合成器之上。其頻率范圍介于 300 MHz 到 4.8 GHz 之間。它可結合放大器和可編程衰減器提供可編程輸出功率。TSW3065EVM 可對板上或板外參考選項進行選擇。板上參考來自 10 MHz 的晶振。
SLWC108 — TRF3765 GUI
支持的產品和硬件
產品
射頻 PLL 和合成器
硬件開發
評估板
ABACO-3P-FMC30RFFPGA — Abaco Systems? FMC30RF FPGA 夾層卡
PLLATINUMSIM-SW — PLLatinum Sim Tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
支持的產品和硬件
產品
時鐘緩沖器
時鐘發生器
時鐘抖動清除器
時鐘網絡同步器
射頻 PLL 和合成器
IQ 解調器
硬件開發
評估板
軟件
應用軟件和框架
IDE、配置、編譯器或調試器
支持軟件
TIDA-00431 — 參考設計 - 采用 8GHz 直流耦合全差分放大器的 RF 采樣 4GSPS ADC
此參考設計介紹了一個寬帶射頻接收器,該接收器利用 4 GSPS 模數轉換器 (ADC) 并具有一個 8GHz 直流耦合全差動放大器前端。放大器前端提供信號增益并允許采集下行到直流的信號,而平衡-非平衡變壓器耦合輸入則做不到這一點。
TIDA-01015 — 適用于數字示波器和無線測試儀中 12 位高速 ADC 的 4GHz 時鐘參考設計
TIDA-00826 — 50Ω 2GHz 示波器前端參考設計
TIDA-00359 — 面向 GSPS ADC 的時鐘解決方案參考設計
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| VQFN (RHB) | 32 | Ultra Librarian |
訂購和質量
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續可靠性監測
- 制造廠地點
- 封裝廠地點
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。