ZHCSJ15C November 2018 – March 2025 ADC12DJ3200QML-SP
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
前臺校準和后臺校準模式本身會校準 ADC 內(nèi)核的偏移;然而,輸入緩沖器在校準環(huán)路之外,因此其偏移不會通過標準校準過程進行校準。在雙通道模式和單通道模式中,未經(jīng)校準的輸入緩沖器偏移會導致無輸入的中間代碼輸出(直流偏移電壓)發(fā)生移位。此外,在單通道模式下,未校準的輸入緩沖器偏移會導致 fS / 2 處產(chǎn)生固定雜散。為了校正輸入緩沖器偏移,需提供單獨的校準。
為了正確校準偏移,直流或接近直流時不得有信號,或者在直流或接近直流時不得有混疊信號。在正常運行期間不得存在這些輸入信號,或者系統(tǒng)必須設計為在校準期間使輸入信號靜音。前臺偏移校準通過 CAL_OS 使能,作為前臺校準過程的一部分,僅執(zhí)行一次校準。后臺偏移校準通過 CAL_BGOS 使能,作為后臺校準例程的一部分繼續(xù)校正偏移,以應對運行條件變化。設置 CAL_BGOS 時,系統(tǒng)必須確保在正常運行期間沒有直流或近直流信號,也沒有直流或接近直流的混疊信號。在使用后臺校準時,在設置 CAL_EN 之前將 CAL_OS 設置為 1,可將偏移校準作為前臺操作執(zhí)行,但不能校正操作條件改變時的變化。
偏移校準校正使用輸入偏移修整寄存器(請參閱表 6-43)來校正偏移,因此用戶在使用偏移校準時不得寫入該寄存器。校準完成后,用戶可以通過讀取 OADJ_x_VINy 寄存器來讀取校準值,其中 x 是 ADC 內(nèi)核,y 是輸入(INA± 或 INB±)。使用前臺偏移校準時 (CAL_OS = 1) 只讀取 FG_DONE 為 1 時的值,而使用后臺偏移校準時 (CAL_BGOS = 1) 不讀取這些值。