ZHCSJ15C November 2018 – March 2025 ADC12DJ3200QML-SP
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
在雙通道模式下運(yùn)行時(shí),可以使用 DIG_BIND_A 或 DIG_BIND_B 將來自一個(gè)通道的數(shù)據(jù)路由到兩個(gè)數(shù)字下變頻器塊(請(qǐng)參閱數(shù)字通道綁定寄存器)。此特性可實(shí)現(xiàn)從單個(gè) ADC 通道對(duì)兩個(gè)單獨(dú)的捕獲頻帶進(jìn)行降頻轉(zhuǎn)換。在此模式下,可以通過設(shè)置 PD_ACH 或 PD_BCH(請(qǐng)參閱器件配置寄存器)將第二個(gè) ADC 斷電。
此外,通過將數(shù)據(jù)從一個(gè) ADC 通道路由到兩個(gè) JESD204B 鏈路,DIG_BIND_A 或 DIG_BIND_B 可用于為單獨(dú)的數(shù)字處理器提供冗余數(shù)據(jù)。冗余數(shù)據(jù)模式可用于除單通道模式之外的所有 JMODE 模式。圖 6-21 演示了雙 DDC 模式和冗余數(shù)據(jù)模式,其中 ADC 通道 A 的數(shù)據(jù)路由到兩個(gè) DDC,然后傳輸?shù)絾蝹€(gè)處理器或兩個(gè)處理器(用于冗余)。
圖 6-21 通道 A 的雙 DDC 模式或冗余數(shù)據(jù)模式