ZHCSJ15C November 2018 – March 2025 ADC12DJ3200QML-SP
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
表 6-43 列出了可修整的參數(shù)以及相關(guān)的寄存器。
| 修整參數(shù) | 修整寄存器 | 注釋 |
|---|---|---|
| 帶隙基準 | BG_TRIM | BG 輸出引腳上的測量值。 |
| 輸入終端電阻 | RTRIM_x, 其中 x = A 表示 INA±,B 表示 INB±) | 器件上電時必須使用時鐘。 |
| 輸入失調(diào)電壓 | OADJ_x_VINy, 其中 x = ADC 內(nèi)核(A、B 或 C) ,y = A(對于 INA±)或等于 B (對于 INB±) | 每個 ADC 內(nèi)核(A、B 或 C)都允許使用不同的修整值,以便在后臺校準模式下實現(xiàn)更一致的偏移性能。 |
| INA± 和 INB± 增益 | GAIN_TRIM_x, 其中 x = A 表示 INA±,B 表示 INB±) | 在修整輸入之前,將 FS_RANGE_A 和 FS_RANGE_B 設(shè)置為默認值。使用 FS_RANGE_A 和 FS_RANGE_B 調(diào)整滿量程輸入電壓。 |
| INA± 和 INB± 滿量程輸入電壓 | FS_RANGE_x, 其中 x = A 表示 INA±,B 表示 INB±) | 針對每個輸入進行滿量程輸入電壓調(diào)整。默認值受 GAIN_TRIM_x(x = A 或 B)的影響。在將 FS_RANGE_x 設(shè)置為默認值的情況下,修整 GAIN_TRIM_x。然后可以使用 FS_RANGE_x 來修整滿量程輸入電壓。 |
| ADC 內(nèi)部內(nèi)核時序(組時序) | Bx_TIME_y, 其中 x = 組編號 (0–5) ,y = 0° 或 –90° 時鐘相位 | 針對兩個時鐘相位(0° 或 –90°)修整 ADC 內(nèi)核(ADC A、B 或 C)的兩個組之間的時序。–90° 時鐘相位僅用于單通道模式。 |
| ADC 間內(nèi)核時序(雙通道模式) | TADJ_A、TADJ_B、TADJ_CA、TADJ_CB | 后綴字母(A、B、CA 或 CB)表示正在被修整的 ADC 內(nèi)核。CA 指示在為 ADC A 駐留時 ADC C 在后臺校準模式下的時序修整,而 CB 是在為 ADC B 駐留時 ADC C 的時序修整。 |
| ADC 間內(nèi)核時序(單通道模式) | TADJ_A_FG90、TADJ_B_FG0、TADJ_A_BG90、TADJ_C_BG0、TADJ_C_BG90、TADJ_B_BG0 | 中間的字母(A、B 或 C)表示正在修整的 ADC 內(nèi)核。FG 表示前臺校準的修整,而 BG 表示后臺校準。后綴 0 或 90 表示應(yīng)用于 ADC 內(nèi)核的時鐘相位。0 表示 0° 時鐘,采樣時與時鐘輸入同相。90 表示 90° 時鐘,因此采樣時與時鐘輸入異相。如果用戶更喜歡在單通道模式下使用 INB±,則必須修整這些時序以實現(xiàn)出色性能。在出廠時已針對 INA± 調(diào)整了這些時序。 |