ZHCSJN2B May 2019 – January 2021 DS90UH941AS-Q1
PRODUCTION DATA
在解串器處通過引腳 (BISTEN) 或 BIST 配置寄存器啟用 BIST 模式。測試可以選擇外部像素時(shí)鐘或內(nèi)部振蕩器時(shí)鐘 (OSC) 頻率。在沒有外部像素時(shí)鐘的情況下,用戶可以通過 BISTC 引腳或 BIST 配置寄存器在解串器處選擇內(nèi)部 OSC 頻率。
當(dāng)在解串器處激活 BIST 時(shí),BIST 使能信號通過反向通道發(fā)送到串行器。串行器輸出測試圖形并高速驅(qū)動鏈路。解串器檢測測試圖形并監(jiān)控其錯(cuò)誤。解串器 PASS 輸出引腳切換以標(biāo)記接收到的每個(gè)包含一個(gè)或多個(gè)錯(cuò)誤的幀。串行器還跟蹤每個(gè)反向通道幀中的 CRC 字段指示的錯(cuò)誤。
可以在解串器 PASS 引腳上實(shí)時(shí)監(jiān)控 BIST 狀態(tài),每個(gè)檢測到的錯(cuò)誤都將導(dǎo)致半像素時(shí)鐘周期切換為低電平。禁用 BIST 后,最后一次測試的結(jié)果將保留在 PASS 輸出上,直到復(fù)位(新的 BIST 測試或斷電)。PASS 上的高電平表示未檢測到錯(cuò)誤。PASS 上的低電平表示檢測到一個(gè)或多個(gè)錯(cuò)誤。測試的持續(xù)時(shí)間由施加到解串器 BISTEN 引腳的脈沖寬度控制。LOCK 在整個(gè) BIST 期間都有效。
BIST 模式流程圖見圖 8-10。
第 1 步:串行器與 FPD-Link III 解串器配對,通過 BISTEN 引腳或解串器上的寄存器 0x24[0] 或串行器上的 0x14[0] 啟用 BIST 模式。在 BIST 啟用后,部分 BIST 序列需要在串行器上本地切換位 0x04[5](設(shè)置 0x04[5]=1,然后設(shè)置 0x04[5]=0)。通過解串器 BISTC 引腳或解串器上的寄存器選擇所需的時(shí)鐘源。
第 2 步:對全零圖形進(jìn)行平衡、加擾、隨機(jī)化,并通過 FPD-Link III 接口發(fā)送到解串器。一旦串行器和解串器處于 BIST 模式并且解串器獲得 Lock,解串器的 PASS 引腳變?yōu)楦唠娖剑珺IST 開始檢查數(shù)據(jù)流。如果檢測到有效載荷(1 到 35)中的錯(cuò)誤,PASS 引腳將在時(shí)鐘周期的一半內(nèi)切換為低電平。在 BIST 測試期間,可以對 PASS 輸出進(jìn)行監(jiān)視和計(jì)數(shù)以確定有效載荷錯(cuò)誤率。
第 3 步:為了停止 BIST 模式,將解串器 BISTEN 引腳設(shè)置為低電平。解串器停止檢查數(shù)據(jù)。最終測試結(jié)果保存在 PASS 引腳上。如果測試運(yùn)行無錯(cuò)誤,PASS 輸出將保持為高電平。如果檢測到一個(gè)或多個(gè)錯(cuò)誤,PASS 輸出將輸出恒定的低電平。一直保持 PASS 輸出狀態(tài),直到新的 BIST 運(yùn)行、器件復(fù)位或器件斷電。BIST 持續(xù)時(shí)間在 BISTEN 信號時(shí)段內(nèi)由用戶控制。
第 4 步:在解串器 BISTEN 引腳變?yōu)榈碗娖胶螅溌坊謴?fù)正常工作。圖 8-11 展示了兩種情況下典型 BIST 測試的波形圖。案例 1 無錯(cuò)誤,案例 2 顯示一個(gè)具有多個(gè)錯(cuò)誤的示例。在大多數(shù)情況下,由于鏈路的穩(wěn)健性(差分?jǐn)?shù)據(jù)傳輸?shù)龋┖茈y產(chǎn)生錯(cuò)誤,因此可以通過大大延長電纜長度或使互連介質(zhì)發(fā)生故障來引入錯(cuò)誤。
圖 8-10 BIST 模式流程圖