ZHCSJN2B May 2019 – January 2021 DS90UH941AS-Q1
PRODUCTION DATA
在正向通道 SPI 操作中,位于串行器的 SPI 主器件生成 SPI 時鐘 (SPLK)、主器件輸出/從器件輸入數(shù)據(jù) (MOSI) 和低電平有效從器件選擇 (SS)。串行器直接使用視頻像素時鐘對 SPI 信號進(jìn)行過采樣。SPLK、MOSI 和 SS 的三個采樣值分別在前向信道幀中的數(shù)據(jù)位上發(fā)送。在解串器中,使用像素時鐘重新生成 SPI 信號。為了節(jié)省設(shè)置和保持時間,解串器將在 SPLK 信號為高電平時保持 MOSI 數(shù)據(jù)。此外,相對于 MOSI 數(shù)據(jù),解串器將 SPLK 延遲 1 個像素時鐘,從而將設(shè)置增加 1 個像素時鐘。
圖 8-3 正向通道 SPI 寫入
圖 8-4 正向通道 SPI 讀取