ZHCSJN2B May 2019 – January 2021 DS90UH941AS-Q1
PRODUCTION DATA
在獨立 2:2 模式下,DS90UH941AS-Q1 DSI 接收器接受兩個獨立的 DSI 輸入(兩個流)并輸出到兩個獨立的解串器鏈路。一個視頻流在 DSI0 上輸入,并通過 DOUT0 上的單個鏈路輸出。另一個視頻流在 DSI1 上輸入,并通過 DOUT1 上的單個鏈路輸出。在此模式下,DSI0 和 DSI1 可以分別啟用不同數量的 DSI 數據通道、不同的 DSI 時鐘頻率以及不同的視頻格式。
通過設置 BRIDGE_CTL 寄存器中的 DSI_PORT_SEL 位,可以交換 DSI 輸入以將 DSI0 映射到 DOUT1,并將 DSI1 映射到 DOUT0。
圖 8-17 具有 DSI 參考時鐘的獨立 2:2 模式在連續 DSI 參考時鐘模式下(圖 8-17)下,每個 DSI 時鐘用于確定每個 FPD-Link III 通道的時鐘速率。在外部參考時鐘模式下,每個外部時鐘用于確定每個 FPD-Link III 通道的時鐘速率。在此模式下,Port0 時鐘在 REFCLK0 引腳上,而 Port1 時鐘在 REFCLK1 引腳上,如圖 8-18 所示。
圖 8-18 具有外部參考時鐘的獨立 2:2 模式此外,在獨立 2:2 模式下運行時,器件可以使用從內部常開時鐘派生的內部參考時鐘。每個端口都可以根據來自 800MHz 內部參考的 M/N 時鐘分頻器以獨立的時序運行。