ZHCSQZ6B july 2022 – july 2023 TAS2781
PRODUCTION DATA
如果 SDZ 引腳為低電平有效,則器件會進(jìn)入硬件關(guān)斷模式。在硬件關(guān)斷模式下,器件會消耗來自 AVDD、IOVDD、PVDDH 和 PVDDL 電源的最小靜態(tài)電流。在此模式下所有寄存器會丟失狀態(tài),且禁用 I2C 或 SPI 通信。
默認(rèn)情況下,當(dāng) SDZ 引腳變?yōu)榈碗娖綍r,在由可配置的關(guān)斷計時器(寄存器位 SDZ_TIMEOUT[1:0])設(shè)置的超時之后,器件會強(qiáng)制進(jìn)入硬件關(guān)斷模式。如果在音頻播放過程中 SDZ 為低電平有效,則器件會緩慢降低音頻的音量,停止 D 類開關(guān),關(guān)斷模擬和數(shù)字塊,并最終將器件置于硬件關(guān)斷模式。器件還可以配置為強(qiáng)制硬件關(guān)斷模式,在這種情況下,它不會嘗試緩慢地禁用音頻通道。可以使用 SDZ_MODE[1:0] 寄存器位來控制關(guān)斷模式。
釋放 SDZ 引腳時,器件會對 ADDR 引腳進(jìn)行采樣,并進(jìn)入軟件關(guān)斷模式。