ZHCSQZ6B july 2022 – july 2023 TAS2781
PRODUCTION DATA
TAS2781 是一種與 D 類輸出級的 Y 橋配置相關的機制,用于監控音頻流的絕對值和選擇合適的電源(PVDDH 或 PVDDL)。
當信號最初高于編程的 LVS 閾值時,D 類由 PVDDH 電源軌供電。如果信號電平降至低于該閾值的時間超過由 LVS_HYS[3:0] 寄存器位定義的遲滯時間,則 D 類電源將切換到 PVDDL。如果信號恢復到初始電平,D 類電源將切換回 PVDDH。
默認情況下,LVS 閾值配置為與 PVDDL 電壓相關的值 (LVS_DET = 1)。使用 LVS_RTH[3:0] 寄存器位來設置閾值(默認 = 0.7V)。
如果將 LVS_DET 位設置為低電平,則會將 LVS 閾值強制為由 LVS_FTH[4:0] 寄存器位定義的固定值。
LVS 閾值是根據輸出信號電平設置的,以 dBFS 為單位進行測量。
在 CDS_MODE[1:0]=11(PWR_MODE2 來自節 11.1)的用例下,可以使用寄存器位 LVS_TH_LOW[1:0] 來設置 LVS 固定閾值。