ZHCSIJ2C July 2018 – April 2024 DS90UB935-Q1
PRODUCTION DATA
DS90UB935-Q1 GPIO 引腳上的輸入可通過 FPD-Link III 接口轉發到兼容的解串器。在正向方向上最多支持四個 GPIO。
正向通道 GPIO 的時序取決于在串行器處分配的 GPIO 數量。當來自 DS90UB935-Q1 串行器的單個 GPIO 輸入鏈接到兼容的解串器 GPIO 輸出時,在每個正向通道傳輸幀對該值進行采樣。每兩個正向通道幀對兩個鏈接的 GPIO 進行采樣,每五個幀對三個或四個鏈接的 GPIO 進行采樣。GPIO 的典型延遲約為 225ns,但隨著電纜長度的變化而變化。由于信息分布在多個幀上,抖動通常按采樣周期(正向通道幀數)的順序增加。TI 建議用戶為鏈接的 GPIO 吞吐量保持 4 倍過采樣率。例如,當在 4Gbps 同步模式下運行且 REFCLK = 25MHz 時,根據正向通道上鏈接的 GPIO 數量,建議的最大 GPIO 輸入頻率如表 6-6 所示。
| 鏈接正向通道 GPIO 的數量 (FC_GPIO_EN) |
FPD-Link III 線路速率 = 4Gbps 時的 采樣頻率 (MHz) |
建議的最大正向通道 GPIO 頻率 (MHz) | 典型延遲 (ns) | 抖動典型值 (ns) |
|---|---|---|---|---|
| 1 | 100 | 25 | 225 | 12 |
| 2 | 50 | 12.5 | 225 | 24 |
| 4 | 20 | 5 | 225 | 60 |