ZHCSN95A August 2022 – December 2022 DRV8452
PRODUCTION DATA
都會禁用所有輸出(高阻態)
電荷泵會被禁用
nFAULT 被驅動為低電平
當 VM 電壓恢復至 UVLO 上升閾值電壓以上時,將恢復正常運行(電機驅動器和電荷泵)。
使用 SPI 接口工作時,如果 VM 引腳上的電壓降至 UVLO 下降閾值電壓以下,但高于 VRST 或 VCC UVLO(如圖 7-40 所示):
可進行 SPI 通信且器件的數字內核有效
FAULT 和 UVLO 位被設定為 1b
nFAULT 引腳被驅動為低電平
在這種情況下,如果 VM 電壓恢復到 UVLO 上升閾值電壓以上:
nFAULT 引腳被釋放(被上拉至外部電壓)
FAULT 位變為 0b
UVLO 位保持鎖存為 1b,直到通過 CLR_FLT 位或 nSLEEP 復位脈沖將其清除為止。
不支持 SPI 通信,數字內核關斷
FAULT 和 UVLO 位為 0b
nFAULT 引腳處于高電平
數字內核變為有效
UVLO 位保持在 0b
FAULT 位設為 1b
nFAULT 引腳被拉至低電平。
當 VM 電壓超過 VM UVLO 上升閾值時
FAULT 位變為 0b
UVLO 位保持在 0b
nFAULT 引腳被拉高。