ZHCSRX7 june 2023 BQ79616
PRODUCTION DATA
VC 引腳是主 ADC 的電芯電壓測量的輸入通道,在輪詢的 Cell1 至 Cell16 時隙中進行測量。即使連接至器件的電芯少于 16 個,輪詢時序也始終相同(圖 8-4)。也就是說,對于無效(或未使用)的 VC 通道,器件會忽略相應(yīng)的電芯時隙,但不會從輪詢周期中刪除該時隙。無論電芯數(shù)量配置如何,這都可以保持一致的測量時序。它還為后 ADC 數(shù)字 LPF 輸入提供一致的采樣時間。
為了確定用于 ADC 測量的有效 VCELL 通道數(shù),ACTIVE_CELL[NUM_CELL3:0] 參數(shù)設(shè)置最高的有效通道數(shù)。器件假設(shè)低于該設(shè)置的任何 VC 通道也有效。例如,當(dāng) 14S 連接到器件時,MCU 將 [NUM_CELL3:0] 設(shè)置為 14S,主 ADC 忽略通道 15 和通道 16 測量,在通道 1 至 14 上進行測量。
測量結(jié)果在相應(yīng)的 VCELL*_HI(高字節(jié))和 VCELL*_LO(低字節(jié))寄存器中報告,其中 * = 1 至 16。如果禁用數(shù)字 LPFS,則結(jié)果寄存器將報告單個 ADC 轉(zhuǎn)換值;否則,結(jié)果寄存器將報告經(jīng)濾波的測量值。對于無效的 VC 通道,相應(yīng)的 _HI 和 _LO 寄存器保留默認值 0x8000。
圖 8-4 6S 至 16S 具有相同的輪詢時序