ZHCSRW0C February 2023 – November 2025 AM68 , AM68A
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
MMC1 接口符合 SD 主機控制器標(biāo)準(zhǔn)規(guī)范 4.10 和 SD 物理層規(guī)范 v3.01 以及 SDIO 規(guī)范 v3.00,并支持以下 SD 卡應(yīng)用:
表 6-71 提供了 MMC1/2 時序模式所需的 DLL 軟件配置設(shè)置。
| 寄存器名稱 | MMCSD1_MMC_SSCFG_PHY_CTRL_4_REG |
||||
|---|---|---|---|---|---|
| 位字段 | [20] | [15:12] | [8] | [4:0] | |
| 位字段名稱 | OTAPDLYENA | OTAPDLYSEL | ITAPDLYENA | ITAPDLYSEL | |
| 模式 | 說明 | 延遲 啟用 |
延遲 值 |
輸入 延遲 啟用 |
輸入 延遲 值 |
| 默認 速度 |
4 位 PHY 工作 3.3V,25MHz |
NA(1) | 不適用(1) | 0x0 | 0x0 |
| 高速 |
4 位 PHY 工作 3.3V,50MHz |
NA(1) | 不適用(1) | 0x0 | 0x0 |
| UHS-I SDR12 |
4 位 PHY 工作 1.8V,25MHz |
0x1 | 0xF | 0x0 | 0x0 |
| UHS-I SDR25 |
4 位 PHY 工作 1.8V,50MHz |
0x1 | 0xF | 0x0 | 0x0 |
| UHS-I SDR50 |
4 位 PHY 工作 1.8V,100MHz |
0x1 | 0xC | 0x1 | 調(diào)優(yōu)(2) |
| UHS-I DDR50 |
4 位 PHY 工作 1.8V,50MHz |
0x1 | 0xC | 0x1 | 調(diào)優(yōu)(2) |
| UHS-I SDR104 |
4 位 PHY 工作 1.8V 200MHz |
0x1 | 0x5 | 0x1 | 調(diào)優(yōu)(2) |
表 6-72 展示了 MMC1 的時序條件。
| 參數(shù) | 最小值 | 最大值 | 單位 | |||
|---|---|---|---|---|---|---|
| 輸入條件 | ||||||
| SRI | 輸入壓擺率 | 默認速度,高速 | 0.69 | 2.06 | V/ns | |
| UHS-I SDR12、UHS-I SDR25 | 0.34 | 1.34 | V/ns | |||
| USH-1 DDR50 | 1.00 | 2.00 | V/ns | |||
| 輸出條件 | ||||||
| CL | 輸出負載電容 | 所有模式 | 1 | 10 | pF | |
| PCB 連接要求 | ||||||
| td(Trace Delay) | 每條引線的傳播延遲 | UHS–I DDR50 | 240.03 | 1134 | ps | |
| 所有其他模式 | 126 | 1386 | ps | |||
| td(Trace Mismatch Delay) | 所有布線之間的傳播延遲不匹配 | UHS–I DDR50 | 20 | ps | ||
| UHS–I SDR104 | 8 | ps | ||||
| 所有其他模式 | 100 | ps | ||||