ZHCSRW0B February 2023 – December 2024 AM68 , AM68A
PRODUCTION DATA
如需進一步詳細了解器件顯示子系統 - 視頻輸出端口的特性和其他說明信息,請參閱信號說明和詳細說明 中的相應小節。
表 6-32 表示 DPI 時序條件。
| 參數 | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|
| 輸入條件 | ||||
| SRI | 輸入壓擺率 | 1.44 | 26.4 | V/ns |
| 輸出條件 | ||||
| CL | 輸出負載電容 | 1.5 | 5 | pF |
| PCB 連接要求 | ||||
| td(Trace Mismatch Delay) | 所有引線之間的傳播延遲不匹配 | 100 | ps | |
表 6-33、表 6-34、圖 6-42 和圖 6-43 假設在建議運行條件和電氣特性條件下進行測試。
| 編號(2) | 參數 | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|---|
| D1 | tc(pclk) | 周期時間,VOUT(x)_PCLK | 6.06 | ns | |
| D2 | tw(pclkL) | 脈沖持續時間,VOUT(x)_PCLK 低電平 | 0.475×P(1) | ns | |
| D3 | tw(pclkH) | 脈沖持續時間,VOUT(x)_PCLK 高電平 | 0.475×P(1) | ns | |
| D4 | td(pclkV-dataV) | 延遲時間,VOUT(x)_PCLK 轉換到 VOUT(x)_DATA[23:0] 轉換 | -0.68 | 1.78 | ns |
| D5 | td(pclkV-ctrlL) | 延遲時間,VOUT(x)_PCLK 轉換到控制信號 VOUT(x)_VSYNC、VOUT(x)_HSYNC、VOUT(x)_DE 下降沿 | -0.68 | 1.78 | ns |

| 編號(2) | 最小值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|
| D6 | tc(extpclkin) | 周期時間,VOUT(x)_EXTPCLKIN | 6.06 | ns | |
| D7 | tw(extpclkinL) | 脈沖持續時間,VOUT(x)_EXTPCLKIN 低電平 | 0.45×P(1) | ns | |
| D8 | tw(extpclkinH) | 脈沖持續時間,VOUT(x)_EXTPCLKIN 高電平 | 0.45×P(1) | ns | |
圖 6-43 DPI 外部像素時鐘輸入有關更多信息,請參閱器件 TRM 的外設 一章中的顯示子系統 (DSS) 和外設 一節。