ZHCSRW0B February 2023 – December 2024 AM68 , AM68A
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
讀取和寫入數(shù)據(jù)有效窗口將因工藝、電壓、溫度和工作頻率的變化而發(fā)生變化。可以實(shí)現(xiàn)數(shù)據(jù)訓(xùn)練方法,以動態(tài)配置最優(yōu)讀取和寫入時(shí)序。實(shí)現(xiàn)數(shù)據(jù)訓(xùn)練可以在特定工藝、電壓和頻率工作條件下的溫度范圍內(nèi)實(shí)現(xiàn)正常運(yùn)行,同時(shí)實(shí)現(xiàn)更高的工作頻率。
由于數(shù)據(jù)傳輸和接收時(shí)序參數(shù)會根據(jù)運(yùn)行條件進(jìn)行動態(tài)調(diào)整,因此未針對數(shù)據(jù)訓(xùn)練用例定義這些參數(shù)。
表 6-83 定義了具有數(shù)據(jù)訓(xùn)練的 OSPI0/1 所需的 DLL 延遲。表 6-84、圖 6-99、圖 6-100、表 6-85、圖 6-101 和圖 6-102 展示了具有數(shù)據(jù)訓(xùn)練的 OSPI0/1 的時(shí)序要求和開關(guān)特性。
| 模式 | OSPI_PHY_CONFIGURATION_REG 位字段 | 延遲值 |
|---|---|---|
| 發(fā)送 | ||
| 所有模式 | PHY_CONFIG_TX_DLL_DELAY_FLD | (1) |
| 接收 | ||
| 所有模式 | PHY_CONFIG_RX_DLL_DELAY_FLD | (2) |
| 編號 | 模式 | 最小值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|---|
| O15 | tsu(D-LBCLK) | 建立時(shí)間,在有效 OSPI0_DQS 邊沿之前 OSPI0_D[7:0] 有效 | 具有 DQS 的 DDR | (1) | ns | |
| O16 | th(LBCLK-D) | 保持時(shí)間,在有效 OSPI0_DQS 邊沿之后 OSPI0_D[7:0] 有效 | 具有 DQS 的 DDR | ?(1) | ns | |
| O21 | tsu(D-LBCLK) | 建立時(shí)間,在有效 OSPI0_DQS 邊沿之前 OSPI0_D[7:0] 有效 | 具有內(nèi)部 PHY 環(huán)回的 SDR | ?(1) | ns | |
| O22 | th(LBCLK-D) | 保持時(shí)間,在有效 OSPI0_DQS 邊沿之后 OSPI0_D[7:0] 有效 | 具有內(nèi)部 PHY 環(huán)回的 SDR | ?(1) | ns | |
| tDVW | 數(shù)據(jù)有效窗口 (O15 + O16) | 1.8V,具有 DQS 的 DDR | 1.4 | ns | ||
| 數(shù)據(jù)有效窗口 (O21 + O22) | 1.8V,具有內(nèi)部 PHY 環(huán)回的 SDR | 1.7 | ns | |||
圖 6-99 OSPI0/1 時(shí)序要求 - PHY 數(shù)據(jù)訓(xùn)練,具有 DQS 的 DDR
圖 6-100 OSPI0/1 時(shí)序要求 - PHY 數(shù)據(jù)訓(xùn)練,具有內(nèi)部 PHY 環(huán)回的 SDR| 編號 | 參數(shù) | 模式 | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| O1 | tc(CLK) | 周期時(shí)間,OSPI0/1_CLK | 1.8V,DDR | 6.0 | 6.0 | ns |
| O7 | 1.8V,SDR | 6.0 | 6.0 | ns | ||
| O2 | tw(CLKL) | 脈沖持續(xù)時(shí)間,OSPI0/1_CLK 低電平 | DDR | ((0.475P(1)) - 0.3) | ns | |
| O8 | SDR | |||||
| O3 | tw(CLKH) | 脈沖持續(xù)時(shí)間,OSPI0/1_CLK 高電平 | DDR | ((0.475P(1)) - 0.3) | ns | |
| O9 | SDR | |||||
| O4 | td(CSn-CLK) | 延遲時(shí)間,OSPI0/1_CSn[3:0] 有效邊沿到 OSPI0/1_CLK 上升沿 | DDR | ((0.475P(1)) + (0.975M(2)R(4)) + (0.028TD(5)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + (0.055TD(5)) + 1) | ns |
| O10 | SDR | |||||
| O5 | td(CLK-CSn) | 延遲時(shí)間,OSPI0/1_CLK 上升沿到 OSPI0/1_CSn[3:0] 無效邊沿 | DDR | ((0.475P(1)) + (0.975N(3)R(4)) - (0.055TD(5)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) - (0.028TD(5)) + 1) | ns |
| O11 | SDR | |||||
| O6 | td(CLK-D) | 延遲時(shí)間,OSPI0/1_CLK 有效邊沿到 OSPI0/1_D[7:0] 轉(zhuǎn)換 | DDR | ?(6) | ?(6) | ns |
| O12 | SDR | |||||
| tDIVW | 數(shù)據(jù)無效窗口(O6 最大值 - 最小值) | DDR | 1 | ns | ||
| 數(shù)據(jù)無效窗口(O12 最大值 - 最小值) | SDR | |||||
圖 6-101 OSPI0/1 開關(guān)特性 - PHY DDR 數(shù)據(jù)訓(xùn)練
圖 6-102 OSPI0/1 開關(guān)特性 - PHY SDR 數(shù)據(jù)訓(xùn)練