ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
與模式 II 相同,在模式 IV 下,在差分通道自動(dòng)切換時(shí),僅使用 SDOA 輸出線路傳輸數(shù)據(jù)。在 M1 變?yōu)楦唠娖胶蟮牡谝淮无D(zhuǎn)換后(如圖 6-9所示),SDOB 輸出變?yōu)槿龖B(tài)。
輸出數(shù)據(jù)包括一個(gè)通道指示符,其后是 ADC 指示器和以 00 結(jié)束的 16 位轉(zhuǎn)換結(jié)果。對(duì)于 CHx0,通道指示符為 0;對(duì)于 CHx1,通道指示符為 1;對(duì)于 CHAx,ADC 指示符為 0;對(duì)于 CHBx,ADC 指示符為 1。
確保 CONVST 與 RD 信號(hào)不超過(guò)一個(gè)時(shí)鐘周期,以便提供正常功能,避免輸出數(shù)據(jù)損壞。
該工作模式下,不支持全時(shí)鐘模式。
全差分模式下,如果 CID = 0,則通道信息可用。偽差分模式下,定序器控制該模式的通道選擇。利用 SEQFIFO 寄存器,正確設(shè)置通道信息。該模式下,內(nèi)部 FIFO 不可用。
對(duì) FE、SR、PDE 以及 CID CONFIG 寄存器位的更改會(huì)在下次轉(zhuǎn)換開(kāi)始時(shí)激活。但是,存在一個(gè)讀取訪問(wèn)延遲。
每隔一個(gè) RD 脈沖,更新一次寄存器。該脈沖與啟動(dòng)轉(zhuǎn)換的脈沖或讀取通道 B 轉(zhuǎn)換結(jié)果的脈沖對(duì)齊;與圖 6-6進(jìn)行對(duì)比。