ZHCST23 December 2024 ADC168M102R-SEP
PRODUCTION DATA
根據被更新的 DAC,通過發出 RD 脈沖來設置內部基準 DAC。確保提供一個具有 R[1:0] = 01 和 A[3:0] = X010 或 X101 的控制字。此后,如 圖 6-11 所示,生成帶有控制字的第二個 RD 脈沖,該控制字以忽略前五位開始。基準功率控制之后是使用相應的 10 位 DAC 值。
要驗證 DAC 設置,應在提供包含 R[1:0] = 01 和 A[3:0] = 0011 或 0110 的控制字時生成 RD 脈沖。此控制字將相應 DAC 寄存器的讀取訪問初始化。再次觸發 RD 線路會使 SDOA 輸出端提供 16 位 DAC 寄存器值,后面跟隨 0000。但是,請確保通道信息已禁用(CID 為 1)。當通道信息被啟用(CID 為 0)時,數據輸出的頭兩位包含當前選擇的模擬輸入通道指示符。16 位 DAC 寄存器的內容后跟一個額外的 00。如果是 CHx0,通道指示符為 0;如果是 CHx1,則為 1。雖然寄存器內容在 SDOA 上有效 (圖 6-11),但通道 Ax 的轉換結果將丟失(如果一個轉換是并行執行的)。通道 Bx 的轉換結果在 SDOB 上有效(如果啟用),且 SDI 上的數據將被忽略。
上電后 DAC 寄存器的默認值為 7FFh,對應兩個 REFIOx 引腳上的 2.5V 禁用基準電壓。