ZHCSQH8A September 2025 – October 2025 TCAN5102-Q1
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
發(fā)送 FIFO 為只寫模式,當向其地址發(fā)送寫入命令時,數(shù)據(jù)會被寫入其中。當整個幀寫入緩沖區(qū)后,傳輸將開始。在幀結束后寫入的所有數(shù)據(jù)字節(jié)都將被忽略,直到開始新的發(fā)送 FIFO 寫入。對發(fā)送 FIFO 的所有寫入都應僅指向主地址,因為每個寫入的字節(jié)都會自動移入 FIFO。例如,當寫入的 SPI 大于單個 CAN 消息所能傳輸?shù)拇笮r,會通過對同一地址的多次 CAN 寫入來完成,因為 SPI 報頭字節(jié)會告知設備預期的數(shù)據(jù)字節(jié)數(shù)。
TX 緩沖區(qū)中每個幀的大小由消息的數(shù)據(jù)長度決定。每個 SPI FIFO 元素的開頭都需要一個 2 字節(jié)的報頭。緩沖區(qū)中 TX 幀的總長度為以下各項之和
| 字節(jié) | 位 | 字段 | 類型 | 復位 | 說明 |
|---|---|---|---|---|---|
| 0 | 7 | STORE_RX | W | 0 | 是否將此消息的 POCI 數(shù)據(jù)存儲在接收 FIFO 中 0 = 不將任何數(shù)據(jù)存儲在接收 FIFO 中 1 = 將接收到的 POCI 數(shù)據(jù)保存在該消息的接收 FIFO 中 |
| 6:3 | RSVD | R | 0 | 保留 | |
| 2:0 | CHAN | W | 0x0 | 用于該消息的 SPI 通道 有效值 0-3 0 = SPI 通道 0 1 = SPI 通道 1 2 = SPI 通道 2 3 = SPI 通道 3 4 = SPI 通道 4 5 = SPI 通道 5 6 = SPI 通道 6 7 = SPI 通道 7 注: 一個 SPI 通道對應一個特定的 GPIO,且要求該 GPIO 被分配為特殊功能 |
|
| 1 | 7:0 | NUM_BYTES | W | 0x0 | SPI 幀中的字節(jié)數(shù)(不包括上述報頭字節(jié)) 有效值 1-255。0 為無效值。 |