ZHCSQH8A September 2025 – October 2025 TCAN5102-Q1
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
圖 7-63 顯示了 SPI_DR_2,表 7-105 中對此進行了介紹。
返回到匯總表。
SPI 通道 2 的 SPI 數(shù)據(jù)速率寄存器。此寄存器中的值被解釋為比輸入值大 1。該值應(yīng)解釋為 SPI 時鐘的半個周期。頻率可通過公式 f = 20MHz / (x+1) 計算得出。其中 x 是 SPI_DR 中的值。通過 x =(20MHz / f)- 1 可找到最接近的寄存器值
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| 預(yù)分頻器 | |||||||
| R/WP-0h | |||||||
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7-0 | 預(yù)分頻器 | R/WP | 0h | SPI 時鐘預(yù)分頻器的低位字節(jié)。 預(yù)分頻器值被解釋為比輸入值大 1。 該值默認為 EEPROM 中編程的值。 |