ZHCSQH8A September 2025 – October 2025 TCAN5102-Q1
ADVANCE INFORMATION
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
圖 7-53 顯示了 I2C_IR,表 7-93 中對此進行了介紹。
返回到匯總表。
這是 I2C_IR 寄存器的可寫鏡像,便于讀取和清除中斷
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| TXL | TXA | DNACK | ANACK | SBRC | RXL | RXFL | RXN |
| R/W1C-0h | R/W1C-0h | R/W1C-0h | R/W1C-0h | R/W1C-0h | R/W1C-0h | R/W1C-0h | R/W1C-0h |
| 位 | 字段 | 類型 | 復位 | 說明 |
|---|---|---|---|---|
| 7 | TXL | R/W1C | 0h | 因 FIFO 滿導致 TX 消息丟失的中斷 0h = 無 TX FIFO 字節(jié)丟失 1h = 嘗試寫入時,因 FIFO 滿,TX FIFO 丟失 1 個字節(jié)(溢出) |
| 6 | TXA | R/W1C | 0h | TX 空間可用的中斷。 觸發(fā)級別由 I2C_FIFO_CTRL.TX_TRG 設置來設定 注: 當 I2C IP 被使能時,由于 FIFO 為空,此中斷將置位 0h = 無 TX FIFO 空間可用的中斷 1h = TX FIFO 已達到觸發(fā)級別閾值 |
| 5 | DNACK | R/W1C | 0h | 數(shù)據(jù) NACK 中斷 0h = 未檢測到 NACK 1h = 在數(shù)據(jù)階段檢測到 NACK |
| 4 | ANACK | R/W1C | 0h | 地址 NACK 中斷 0h = 未檢測到 NACK 1h = 在地址階段檢測到 NACK |
| 3 | SBRC | R/W1C | 0h | 總線卡滯恢復完成中斷 0h = 未發(fā)生總線卡滯恢復 1h = 總線卡滯恢復已完成。檢查 I2C_STATUS 寄存器,查看總線是否處于卡滯或靜止狀態(tài)。 |
| 2 | RXL | R/W1C | 0h | RX 溢出/消息丟失中斷 0h = 無 RX FIFO 字節(jié)丟失(無溢出)中斷 1h = 因 RX FIFO 滿,至少 1 個字節(jié)丟失(溢出中斷) |
| 1 | RXFL | R/W1C | 0h | RX 填充級別中斷 0h = 無 RX FIFO 填充級別中斷 1h = RX FIFO 達到填充級別 |
| 0 | RXN | R/W1C | 0h | RX 新消息中斷 0h = 無新字節(jié)接收中斷 1h = 已接收到新字節(jié) |