ZHCSRW1E February 2023 – November 2025 AM69 , AM69A
PRODUCTION DATA
| 編號 | 參數 | 說明 | 模式 | 最小值 | 最大值 | 單位 |
|---|---|---|---|---|---|---|
| O1 | tc(CLK) | 周期時間,CLK | 1.8V | 19 | ns | |
| 3.3V | 19 | ns | ||||
| O2 | tw(CLKL) | 脈沖持續時間,CLK 低電平 | ((0.475P(1)) - 0.3) | ns | ||
| O3 | tw(CLKH) | 脈沖持續時間,CLK 高電平 | ((0.475P(1)) - 0.3) | ns | ||
| O4 | td(CLK-CSn) | 延遲時間,CSn 有效邊沿到 CLK 上升沿 | 1.8V | ((0.475P(1)) + (0.975M(2)R(4)) + (0.028TD(5)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + (0.055TD(5)) + 1) | ns |
| 3.3V | ((0.475P(1)) + (0.975M(2)R(4)) + (0.028TD(5)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + (0.055TD(5)) + 1) | ns | |||
| O5 | td(CLK-CSn) | 延遲時間,CLK 上升沿到 CSn 無效邊沿 | 1.8V | ((0.475P(1)) + (0.975N(3)R(4)) + (0.055TD(5)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) + (0.028TD(5)) + 1) | ns |
| 3.3V,OSPI0 DDR TX; 3.3V,OSPI1 DDR TX |
((0.475P(1)) + (0.975N(3)R(4)) + (0.055TD(5)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) + (0.028TD(5)) + 1) | ns | |||
| O6 | td(CLK-D) | 延遲時間,CLK 有效邊沿到 D[i:0] 轉換(6) | 1.8V,OSPI0 DDR TX; 1.8V,OSPI1 DDR TX |
-7.71 | -1.56 | ns |
| 3.3V,OSPI0 DDR TX; 3.3V,OSPI1 DDR TX |
-7.71 | -1.56 | ns |
圖 6-109 OSPI 開關特性 - DDR