ZHCSRW1E February 2023 – November 2025 AM69 , AM69A
PRODUCTION DATA
表 6-73、圖 6-89、表 6-74 和圖 6-90 說明了 MMC1/2 的時序要求和開關特性 - 默認速度模式。
| 編號 | 最小值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|
| DS1 | tsu(cmdV-clkH) | 建立時間,在 MMC[x]_CLK 上升沿之前 MMC[x]_CMD 有效 | 2.15 | ns | |
| DS2 | th(clkH-cmdV) | 保持時間,在 MMC[x]_CLK 上升沿之后 MMC[x]_CMD 有效 | 4.56 | ns | |
| DS3 | tsu(dV-clkH) | 建立時間,在 MMC[x]_CLK 上升沿之前 MMC[x]_DAT[3:0] 有效 | 2.15 | ns | |
| DS4 | th(clkH-dV) | 保持時間,在 MMC[x]_CLK 上升沿之后 MMC[x]_DAT[3:0] 有效 | 4.56 | ns | |
圖 6-89 MMC1/2 - 默認速度 - 接收模式| 編號 | 參數 | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|---|
| fop(clk) | 工作頻率,MMC[x]_CLK | 25 | MHz | ||
| DS5 | tc(clk) | 周期時間,MMC[x]_CLK | 40 | ns | |
| DS6 | tw(clkH) | 脈沖持續時間,MMC[x]_CLK 高電平 | 18.7 | ns | |
| DS7 | tw(clkL) | 脈沖持續時間,MMC[x]_CLK 低電平 | 18.7 | ns | |
| DS8 | td(clkL-cmdV) | 延遲時間,MMC[x]_CLK 下降沿到 MMC[x]_CMD 轉換 | -3.53 | 3.53 | ns |
| DS9 | td(clkL-dV) | 延遲時間,MMC[x]_CLK 下降沿到 MMC[x]_DAT[3:0] 轉換 | -3.53 | 3.53 | ns |
圖 6-90 MMC1/2 - 默認速度 - 發送模式