ZHCSRW1E February 2023 – November 2025 AM69 , AM69A
PRODUCTION DATA
表 6-77、圖 6-93、表 6-78 和圖 6-94 說明了 MMC1/2 的時序要求和開關特性 - UHS-I SDR12 模式。
| 編號 | 最小值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|
| SDR121 | tsu(cmdV-clkH) | 建立時間,在 MMC[x]_CLK 上升沿之前 MMC[x]_CMD 有效 | 5.46 | ns | |
| SDR122 | th(clkH-cmdV) | 保持時間,在 MMC[x]_CLK 上升沿之后 MMC[x]_CMD 有效 | 1.67 | ns | |
| SDR123 | tsu(dV-clkH) | 建立時間,在 MMC[x]_CLK 上升沿之前 MMC[x]_DAT[3:0] 有效 | 5.46 | ns | |
| SDR124 | th(clkH-dV) | 保持時間,在 MMC[x]_CLK 上升沿之后 MMC[x]_DAT[3:0] 有效 | 1.67 | ns | |
圖 6-93 MMC1/2 - UHS-I SDR12 - 接收模式| 編號 | 參數 | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|---|
| fop(clk) | 工作頻率,MMC[x]_CLK | 25 | MHz | ||
| SDR125 | tc(clk) | 周期時間,MMC[x]_CLK | 40 | ns | |
| SDR126 | tw(clkH) | 脈沖持續時間,MMC[x]_CLK 高電平 | 18.7 | ns | |
| SDR127 | tw(clkL) | 脈沖持續時間,MMC[x]_CLK 低電平 | 18.7 | ns | |
| SDR128 | td(clkH-cmdV) | 延遲時間,MMC[x]_CLK 上升沿到 MMC[x]_CMD 轉換 | 1.2 | 13.55 | ns |
| SDR129 | td(clkH-dV) | 延遲時間,MMC[x]_CLK 上升沿到 MMC[x]_DAT[3:0] 轉換 | 1.2 | 13.55 | ns |
圖 6-94 MMC1/2 - UHS-I SDR12 - 發送模式