ZHCSFZ7C February 2017 – February 2023 PGA460-Q1
PRODUCTION DATA
PGA460-Q1 器件配備了兩個(gè)通信接口,每個(gè)接口有一個(gè)指定的引腳。時(shí)間指令接口連接到 IO 引腳,這是一個(gè)開(kāi)漏輸出結(jié)構(gòu),具有一個(gè)能夠在電池級(jí)電壓下進(jìn)行通信的內(nèi)部 10kΩ 上拉電阻器。異步 UART 接口可在 IO 引腳上進(jìn)行通信,并且還連接到 RXD 和 TXD 引腳。第三個(gè)接口選項(xiàng)是使用同步 USART 接口,該接口僅在 RXD 和 TXD 引腳上可用。此通信使用 SCLK 引腳作為串行時(shí)鐘輸入,它是最快的數(shù)據(jù)速率模式。RXD 和 TXD 引腳上的 USART 通信可在 3.3V 或 5V CMOS 電平下進(jìn)行,具體取決于配置的 IOREG 電壓,如TEST 引腳功能 部分所述。
由于系統(tǒng)不太可能同時(shí)使用時(shí)間指令接口和 UART 接口,因此 PGA460-Q1 器件可以禁用 IO 引腳收發(fā)器以節(jié)省電力。為此,IO_IF_SEL 位必須為 0,IO_DIS 位必須為 1,這會(huì)立即禁用 IO 引腳收發(fā)器,之后只能通過(guò) RXD 和 TXD 引腳進(jìn)行通信。將 IO_DIS 位設(shè)置回 0 不會(huì)重新啟用 IO 接口。如果意外設(shè)置了 IO_DIS 位,則器件可在下電上電后恢復(fù) IO 接口(將 IO_DIS 位復(fù)位為 0);但是,如果在 EEPROM 中對(duì)此位的值進(jìn)行了編程,則 PGA460-Q1 器件在上電時(shí)始終遵循 EEPROM 編程值。