ZHCSFZ7C February 2017 – February 2023 PGA460-Q1
PRODUCTION DATA
PGA460-Q1 器件使用多個內部穩壓器作為內部電路的電源。模擬穩壓器 (AVDD) 需要 100nF 的外部電容器。電源塊生成精密電壓基準、電流偏置和內部時鐘。為實現其數字功能,一個額外的穩壓器 (IOREG) 為 USART 引腳(RXD、TXD 和 SCLK)、DECPL 引腳和 TEST 引腳生成電源電壓。AVDD 和 IOREG 穩壓器并不用于支持任何外部負載。建議將外部電容器盡可能靠近相關引腳(AVDD 和 IOREG)放置。當向 VPWR 引腳施加電壓時,PGA460-Q1 器件開始上電。當所有穩壓器電源處于穩壓狀態且內部時鐘運行時,釋放內部上電復位 (POR)。在低功耗模式下,IOREG 穩壓器上電,而另一個穩壓器關斷以節省電量。