ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
APLL1 支持 100Hz 至 10kHz(典型范圍)的可編程環(huán)路帶寬,而 APLL2 支持 100kHz 至 1MHz(典型范圍)的可編程環(huán)路帶寬。可以對(duì)環(huán)路濾波器元件進(jìn)行編程,從而根據(jù)基準(zhǔn)輸入頻率和相位噪聲來優(yōu)化 APLL 帶寬。LF1(引腳 29)和 Lf2(引腳 34)都需要一個(gè)接地的外部 APLLn 二階“C2”電容器。請(qǐng)參閱引腳配置和功能 中對(duì)于 LF1 和 LF2 電容器的建議值。
圖 7-23 展示了 PFD/電荷泵輸出和 VCO 控制輸入之間的 APLL 環(huán)路濾波器結(jié)構(gòu)。對(duì)于 APLL1,環(huán)路濾波電容器對(duì)于“C1”、“C3”和“C4”分別固定為 100pF、70pF 和 70pF。對(duì)于 APLL2,只有“C1”固定為 100pF,其余元件均可編程。
PLLATINUMSIM-SW 可用于 APLL 環(huán)路濾波器仿真。
圖 7-23 每個(gè) APLL 的環(huán)路濾波器結(jié)構(gòu)