ZHCSV24 March 2024 LMK05318B-Q1
PRODUCTION DATA
如果 VDD 內核電源以非單調方式斜升,或在 0V 至 3.135V 的緩慢斜坡時間內持續超過 100ms,TI 建議延遲 VCO 校準,直至所有內核電源均斜升至 3.135V 以上。為了實現此方法,可以使用從雙電源軌上電中描述的方法之一來延遲 PDN 從低電平到高電平的轉換。
如果任何內核電源在 PDN 從低電平到高電平轉換前不能斜升到 3.135V 以上,那么在所有內核電源斜升后,可以發出器件軟復位來手動觸發 VCO 校準和 PLL 啟動序列。