ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
環路濾波器充當低通濾波器,累積來自電荷泵的校正電流,并將這些校正電流轉換為電壓。環路濾波器決定 PLL 環路帶寬,這對 PLL 的性能有顯著影響,因為它直接影響器件的相位噪聲、雜散水平和開關速度。環路濾波器組件值取決于相位檢測器頻率、電荷泵增益和 VCO 的增益。
環路濾波器的設計需要權衡。理想帶寬的選擇取決于應用。盡可能減少抖動可能會導致更高的雜散水平和更長的鎖定時間;因此,確定環路濾波器組件也因應用而異。
如何使用此工具獲得旨在更大限度減少抖動的理想環路濾波器設計。在以下示例中,FPD
= 245.76MHz,KPD = 3.2mA,KVCO = 12.1MHz/V(此值也取決于應用)
導致 C1 = 220pF、C2 = 68nF 和 R2 = 120Ω 的外部環路濾波器。
PLL2 具有一個 C1i = 60pF,R3 = 2400Ω,C3 = 50pF,R4 = 200Ω 且 C4 = 10pF 的集成環路濾波器,如圖 8-9 中所示。環路濾波器組件 C1、C2 和 R2 可以使用 PLLatinumSim 軟件求解