ZHCSQ64 October 2023 LMK04714-Q1
PRODUCTION DATA
動態數字延遲允許時鐘的相位相對于彼此改變,并且對時鐘信號的影響很小。
對于器件時鐘分頻器,實現此目標的方式是用一個周期內比常規分頻器大 1 的備用分頻值替換常規時鐘分頻器。對于 DDLYdX_EN = 1 的所有輸出,進行這種替換的次數等于編程到 DDLYd_STEP_CNT 字段中的值。
對于 SYSREF 分頻器,用備用分頻值替換常規分頻值。如果 DDLYd_SYSREF_EN = 1,進行這種替換的次數等于編程到 DDLYd_STEP_CNT 中的值。要像器件時鐘分頻器那樣實現一個周期延遲,請將 SYSREF_DDLY 值設置為比 SYSREF_DIV+SYSREF_DIV/2 大 1 的值。例如,對于 SYSREF 分頻器 100,要實現 1 個周期延遲,則 SYSREF_DDLY = 100 + 50 + 1 = 151。
使用動態數字延遲特性時,CLKin_OVERRIDE 必須設置為 0。