ZHCSKQ5A July 2020 – April 2021 DRV8706-Q1
PRODUCTION DATA
請參考 PDF 數據表獲取器件具體的封裝圖。
硬件接口器件將四個 SPI 引腳轉換為四個可通過電阻配置的輸入,即 GAIN、VDS、IDRIVE 和 MODE。這樣,應用設計人員可通過將引腳連接為邏輯高電平或邏輯低電平,或使用簡單的上拉或下拉電阻,對常用的器件設置進行配置。因此,外部控制器不再需要 SPI 總線。一般故障信息仍可通過 nFAULT 引腳獲得。
硬件接口設置在器件上電時鎖存,可通過以下方式重新配置:使用 nSLEEP 引腳將器件置于睡眠模式,更改設置,然后通過 nSLEEP 重新啟用器件。
更多有關硬件接口的信息,請參閱引腳圖一節。