ZHCSYS0A August 2025 – October 2025 ADC34RF72
PRODUCTION DATA
ADC34RF7x 使用 JESD204B/C 高速串行接口,可將數據從 ADC 傳輸到接收邏輯器件。ADC34RF7x 串行通道使用 JESD204C 時的運行速率高達 24.75Gbps,使用 JESD204B 時的運行速率高達 15Gbps。該器件支持多達 2 條 JESD 鏈路(以相同的通道速率運行),并提供 1、2、4 或 8 條通道的通道選項。圖 7-34 展示了 JESD204 接口的內部方框圖以及兩條鏈路各自的配置參數。
配置 JESD204B/C 接口時,需要考慮以下參數和約束。
L、M、F、S、N 和 N' 的范圍
F 和 N'的約束
通道數 (L) 和通道速率 (LR) 的約束
JESD TX 通道速率 LR:4.0Gbps 至 24.75Gbps
抽取因子 (D) 和重復因子 (R) 的約束
采樣重復因子 R = 2p,p ∈ ?+
JESD TX 轉換器選擇的約束
| 轉換器 | 選擇編號 |
|---|---|
| DDC0_I | 0 |
| DDC0_Q | 1 |
| ... | ... |
| DDC7_Q | 15 |
| ADC0 | 16 |
| ADC1 | 17 |
| ADC2 | 18 |
| ADC3 | 19 |
| JESD 數據模式 | 抽取 因子 D |
每條鏈路的轉換器數 M | 可供選擇的轉換器 | 可供選擇的轉換器編號 |
|---|---|---|---|---|
| JESD_DATA_MODE_DSP_OUT | 1(DDC 旁路) | 1.2 | ADC0、ADC1、ADC2、ADC3 | 16,17,18,19 |
| JESD_DATA_MODE_DDC_OUT | 2.3 | 1、2、4 | DDC0_IQ、DDC1_IQ、DDC4_IQ、DDC5_IQ | 0,1,2,3,8,9,10,11 |
| 4.5 | 1、2、4、8 | DDC0_IQ, ...DDC7_IQ | 0,1,2....14,15 | |
| 8,16,32... | ||||
| 6,10,12,20,... |
可以對以下參數進行編程:
|
系統參數名稱 |
尺寸 | 默認值 | 復位 | 說明 |
|---|---|---|---|---|
| LINK{x}_SCR_EN | 1 | 0 | RW |
控制 JESD 擾頻器使能。 0:JESD 擾頻器禁用。 1:JESD 擾頻器使能。 |
| LINK{x}_JESD_TYPE | 1 | 0 | RW |
選擇 JESD 類型,并且必須與 ENCODING 設置完全相同。 0:8b10b 1:64b66b |
| LINK{x}_ENCODING | 1 | 0 | RW |
選擇 JESD 編碼。必須與 JESD_TYPE 設置完全相同。 0:8b10b 編碼。 1:64b66b 編碼。 |
| LINK{x}_JESD_DATA_MODE | 2 | 0 | RW |
選擇 JESD 數據源。 0:將 DDC_OUT 提供給 JESD。 1:將 DSP_OUT 提供給 JESD。 2:未使用 3:未使用 |
| LINK{x}_JESD_LANES | 4 | 4 | RW |
設置鏈路的 JESD 通道數 (L) 參數。 0:LINK 禁用。 1:JESD L 參數設置為 1。 2:JESD L 參數設置為 2。 4:JESD L 參數設置為 4。 8:JESD L 參數設置為 8。 |
| LINK{x}_JESD_CONVERTERS | 4 | 2 | RW |
設置鏈路的 JESD 轉換器數 (M) 參數。 0:LINK 禁用。 1:JESD M 參數設置為 1。 2:JESD M 參數設置為 2。 4:JESD M 參數設置為 4。 8:JESD M 參數設置為 8。 |
| LINK{x}_JESD_OCTETS_PER_FRAME | 7 | 1 | RW |
設置鏈路的 JESD 每幀八位位組數 (F) 參數。F 的最大值為 64。如果 N'為 32,則 F 必須是 4 的倍數。 1...64:JESD F 參數值。 |
| LINK{x}_JESD_SAMPLES_PER_CONVERTER | 3 | 1 | RW |
設置鏈路的 JESD 每個轉換器的采樣數 (S) 參數。 1:JESD S 參數設置為 1。 2:JESD S 參數設置為 2。 4:JESD S 參數設置為 4。 |
| LINK{x}_JESD_K_OR_E | 8 | 32 | RW |
設置每個多幀的 JESD 幀數 (K) 或每個擴展多塊的多塊數 (E)。使用 8b10b 編碼時,此字段為 K 參數;使用 64b66b 編碼時,此字段為 E 參數。 |
| LINK{x}_CONV_SEL_{y} | 5 | 16 | RW |
選擇鏈路中 {y} 轉換器的數據源。 (y=0..7) 0:DDC0 同相分量數據。 1:DDC0 正交分量數據。 2:DDC1 同相分量數據。 3:DDC1 正交分量數據。 4:DDC2 同相分量數據。 5:DDC2 正交分量數據。 6:DDC3 同相分量數據。 7:DDC3 正交分量數據。 8:DDC4 同相分量數據。 9:DDC4 正交分量數據。 10:DDC5 同相分量數據。 11:DDC5 正交分量數據。 12:DDC6 同相分量數據。 13:DDC6 正交分量數據。 14:DDC7 同相分量數據。 15:DDC7 正交分量數據。 16:來自 DSP_OUT 的 ADC0 數據。 17:來自 DSP_OUT 的 ADC1 數據。 18:來自 DSP_OUT 的 ADC2 數據。 19:來自 DSP_OUT 的 ADC3 數據。 |
| JESD_SYNC_N_SRC_SEL | 2 | 0 | RW |
設置 8b10b 的 SYNC_N 信號源。 0:GPIO0 用作 SYNC_N 輸入。 2:SYNC_N 通過軟件在內部生成。 |
| JESD_PHY_LANE{y}_DATA_SEL | 3 | 0.1 | RW |
設置 lane{y} 的物理通道數據源。(y = 0..7)。 0:JESD 邏輯通道 0 用作通道數據。 1:JESD 邏輯通道 1 用作通道數據。 2:JESD 邏輯通道 2 用作通道數據。 3:JESD 邏輯通道 3 用作通道數據。 4:JESD 邏輯通道 4 用作通道數據。 5:JESD 邏輯通道 5 用作通道數據。 6:JESD 邏輯通道 6 用作通道數據。 7:JESD 邏輯通道 7 用作通道數據。 |
| JESD_PHY_LANE_POLARITY_CTRL | 8 | 0 | RW |
設置各個物理通道極性。如果設置了該位,則相應的物理通道極性會反轉。 位 0:JESD 物理通道 0 極性控制。 位 1:JESD 物理通道 1 極性控制。 位 2:JESD 物理通道 2 極性控制。 位 3:JESD 物理通道 3 極性控制。 位 4:JESD 物理通道 4 極性控制。 位 5:JESD 物理通道 5 極性控制。 位 6:JESD 物理通道 6 極性控制。 位 7:JESD 物理通道 7 極性控制。 |