數據表
ADC34RF72
- 16 位四通道 1.5GSPS ADC
- 噪聲頻譜密度:?163.7dBFS/Hz
- 熱噪聲:75.6dBFS
- 噪聲系數:14.4dB
- 單核(非交錯)ADC 架構
- 孔徑抖動:40fs
- 經緩沖的模擬輸入
- 滿量程輸入:1.44Vpp (4.1dBm)
- 全功率輸入帶寬 (-3dB):1.8GHz
- 超低近端殘留相位噪聲:
- ?140dBc/Hz(1GHz、10kHz 偏移)
- 頻譜性能(fIN = 1GHz,-1dBFS):
- SNRflat:72.1dBFS
- HD2、3:68dBc
- 非 HD2、3:93dBFS
- 96 抽頭/通道可編程 FIR 均衡器濾波器
- 12 位小數延遲濾波器
- 數字下變頻器 (DDC)
- 多達 8 個 DDC
- 復雜輸出:/2、/3、/4、/5 至 /32768 抽取
- 48 位 NCO 相位同調跳頻
- 快速跳頻:< 1μs
- JESD204B/C 串行數據接口
- 最大通道速率:24.75Gbps
- 誤碼率 (CER):1E-15 錯誤/樣本
- 功耗:1.1W/通道 (1.5GSPS)
ADC34RF72 是一款 16 位、1.5GSPS(非交錯)、四通道模數轉換器 (ADC)。該器件旨在實現超高信噪比 (SNR),并提供 −163.7dBFS/Hz 的噪聲頻譜密度。使用內部均值計算模式時,NSD 可以改善至低至 −168.7dBFS/Hz。緩沖模擬輸入支持 50Ω、100Ω 和 200Ω 的可編程內部端接阻抗,全功率輸入帶寬為 1.8GHz (−3dB)。
該器件包含多種數字處理功能,例如用于均衡的 96 抽頭/通道可編程 FIR 濾波器、12 位小數延遲濾波器和多個數字下變頻器 (DDC)。有八個 DDC 支持 /2、/3 和 /5 的抽取因子,最高可達 /32768。48 位 NCO 支持相位同調跳頻。
ADC34RF72 支持 JESD204B/C 串行數據接口,具有高達 24.75Gbps 的接口速率。高能效 ADC 架構在 1.5Gsps 時的功耗為 1.1W/通道,并以較低的采樣率提供功率調節。
技術文檔
未找到結果。請清除搜索并重試。
查看全部 7 | 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | ADC34RF72 四通道 16 位 1.5GSPS 射頻采樣數據轉換器 數據表 (Rev. A) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2025年 11月 6日 |
| EVM 用戶指南 | ADC3xRF72 評估模塊 | PDF | HTML | 英語版 | PDF | HTML | 2025年 9月 16日 | |
| 模擬設計期刊 | 在高速轉換器的奈奎斯特孔附近進行采樣 | PDF | HTML | 英語版 | PDF | HTML | 2025年 5月 23日 | |
| 模擬設計期刊 | 高速轉換器奈奎斯特(Nyquist)孔周圍取樣 | PDF | HTML | 2025年 5月 23日 | |||
| 模擬設計期刊 | ?? ???? ????? ? ?? ?? ? | PDF | HTML | 2025年 5月 23日 | |||
| 應用手冊 | 比較有源和無源高速/射頻模數轉換器前端 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 22日 | |
| 應用手冊 | 高速射頻 ADC 轉換器前端架構評估 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 4日 |
設計和開發
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
評估板
ADC34RF72EVM — ADC3xRF72 評估模塊
ADC3xRF72EVM 評估模塊 (EVM) 用于評估 ADC34RF7x 系列高速模數轉換器 (ADC)。ADC3xRF72EVM 組裝了一個 ADC3xRF72。ADC3xRF72 是一款具有 JESD 接口的 16 位四通道 ADC,可在高達 1.5GSPS 的采樣率下運行。ADC3xRF72EVM 可用于評估所有器件速度等級和通道數量。
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| FCCSP (ANH) | 289 | Ultra Librarian |
訂購和質量
包含信息:
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續可靠性監測
包含信息:
- 制造廠地點
- 封裝廠地點
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。