ZHCSXB4 October 2024 TAA3040
ADVANCE INFORMATION
在 TDM 模式(也稱為 DSP 模式)下,F(xiàn)SYNC 的上升沿會首先從時隙 0 數(shù)據(jù)開始數(shù)據(jù)傳輸。緊接著時隙 0 數(shù)據(jù)傳輸,會按順序傳輸剩余的時隙數(shù)據(jù)。FSYNC 和每個數(shù)據(jù)位(TX_OFFSET 等于 0 時,時隙 0 的 MSB 除外)會在 BCLK 的上升沿傳輸。圖 6-1 至圖 6-4 展示了各種配置下 TDM 運(yùn)行的協(xié)議時序。
圖 6-1 TDM 模式標(biāo)準(zhǔn)協(xié)議時序 (TX_OFFSET = 0)
圖 6-2 TDM 模式協(xié)議時序 (TX_OFFSET = 2)
圖 6-3 TDM 模式協(xié)議時序(無空閑 BCLK 周期,TX_OFFSET = 2)
圖 6-4 TDM 模式協(xié)議時序(TX_OFFSET = 0 且 BCLK_POL = 1)為了使音頻總線在 TDM 模式下正常運(yùn)行,每幀的位時鐘數(shù)必須大于或等于活動輸出通道數(shù)乘以輸出通道數(shù)據(jù)的編程字長。該器件支持 FSYNC 作為具有 1 周期寬位時鐘的脈沖,同時也支持倍數(shù)。對于更高 BCLK 頻率的運(yùn)行,建議使用 TX_OFFSET 值大于 0 的 TDM 模式。