ZHCSXB7 November 2024 TAA3020
PRODUCTION DATA
該器件的每個輸入通道都具有獨立的可編程通道增益設置,用戶可以根據系統中預期的最大輸入信號和使用的 ADC VREF 設置(請參閱基準電壓 部分)將其設置為適當的值,其中 ADC VREF 設置決定了 ADC 滿量程信號電平。
請在給 ADC 通道上電之前配置所需的通道增益設置,并且在 ADC 處于通電狀態期間不要更改該設置。每個通道增益支持的可編程范圍為 0dB 至 42dB,步長為 0.5dB。為了實現低噪聲性能,器件內部邏輯會首先盡量增加前端低噪聲模擬 PGA 的增益(該 PGA 支持 120dB 的動態范圍),然后在數字處理塊中應用任何剩余的編程通道增益。
表 6-13 展示了可用于通道增益的可編程選項。
| P0_R61_D[7:1]:CH1_GAIN[6:0] | 輸入通道 1 的通道增益設置 |
|---|---|
| 000 0000 = 0d(默認值) | 輸入通道 1 增益設置為 0dB |
| 000 0001 = 1d | 輸入通道 1 增益設置為 0.5dB |
| 000 0010 = 2d | 輸入通道 1 增益設置為 1dB |
| … | … |
| 101 0011 = 83d | 輸入通道 1 增益設置為 41.5dB |
| 101 0100 = 84d | 輸入通道 1 增益設置為 42dB |
| 101 0101 至 111 1111 = 85d 至 127d | 保留(不使用這些設置) |
同樣,可以使用 CH2_GAIN (P0_R66_D[7:1]) 寄存器位來配置輸入通道 2 的通道增益設置。通道增益功能不適用于數字麥克風錄音路徑。
啟用 ADC 時,該器件還支持增益更改。該器件支持多種配置,以限制動態增益更改期間的可聞失真。可以通過使用 OTF_GAIN_CHANGE_CFG (P0_R113_D[7:6]) 寄存器位來配置該特性。
該器件還具有可編程數字音量控制功能,其范圍為 –100dB 至 +27dB(步長為 0.5dB),并提供通道錄音靜音選項。當 ADC 通道加電并錄音期間,可以動態更改數字音量控制值。在音量控制變化期間,內部使用軟調高或調低音量功能來避免任何可聞失真。可以使用 DISABLE_SOFT_STEP (P0_R108_D4) 寄存器位來完全禁用軟步進。
每個輸出通道(包括數字麥克風錄音通道)都具有獨立的數字音量控制設置。不過,該器件還支持使用通道 1 數字音量控制設置將所有通道的音量控制設置組合在一起的選項,而無論通道 1 是通電還是斷電。可以使用 DVOL_GANG (P0_R108_D7) 寄存器位來啟用該組合。
表 6-14 展示了可用于數字音量控制的可編程選項。
| P0_R62_D[7:0]:CH1_DVOL[7:0] | 輸出通道 1 的 DVC 設置 |
|---|---|
| 0000 0000 = 0d | 輸出通道 1 DVC 設置為靜音 |
| 0000 0001 = 1d | 輸出通道 1 DVC 設置為 –100dB |
| 0000 0010 = 2d | 輸出通道 1 DVC 設置為 –99.5dB |
| 0000 0011 = 3d | 輸出通道 1 DVC 設置為 –99dB |
| … | … |
| 1100 1000 = 200d | 輸出通道 1 DVC 設置為 –0.5dB |
| 1100 1001 = 201d(默認值) | 輸出通道 1 DVC 設置為 0dB |
| 1100 1010 = 202d | 輸出通道 1 DVC 設置為 0.5dB |
| … | … |
| 1111 1101 = 253d | 輸出通道 1 DVC 設置為 26dB |
| 1111 1110 = 254d | 輸出通道 1 DVC 設置為 26.5dB |
| 1111 1111 = 255d | 輸出通道 1 DVC 設置為 27dB |
同樣,輸出通道 2 至通道 4 的數字音量控制設置可以分別使用 CH2_DVOL (P0_R67) 至 CH4_DVOL (P0_R77) 寄存器位進行配置。
當該通道上電時,內部數字處理引擎會將音量從靜音級別軟斜升至編程的音量級別,當該通道斷電時,內部數字處理引擎會將音量從編程的音量軟斜降至靜音。這種音量軟步進是為了防止錄音通道突然上電和斷電。也可以使用 DISABLE_SOFT_STEP (P0_R108_D4) 寄存器位來完全禁用該功能。