ZHCSYV7B July 2010 – September 2025 UCC28070-Q1
PRODUCTION DATA
交錯式 PFC 技術可顯著降低 PFC 升壓電感引起的輸入和輸出紋波電流,從而使電路能夠采用更小尺寸、更低成本的濾波器。為最大化交錯并聯的優勢,輸出濾波電容必須置于兩相之后,使每相電流在進入升壓電容前先合并。與其他電源管理器件類似,在布局 PCB 時,必須采用星型接地 技術,并將濾波和高頻旁路電容盡可能靠近器件引腳和接地端。為最大限度降低升壓電感磁耦合引起的干擾風險,器件必須距離升壓電感至少 1 英寸。TI 建議不要將該器件放置在磁性元件下方。