ZHDS040 January 2026 TPS7A57-Q1
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
如功能方框圖 中所述,PG 引腳是由施密特觸發(fā)器驅動的開漏 MOSFET。施密特觸發(fā)器將 SNS 引腳電壓與等于基準電壓 90% 的預選電壓進行比較。
如建議運行條件 表中所述,為獲得出色性能,上拉電阻必須介于 10kΩ 和 100kΩ 之間。如不需要 PG 功能,PG 引腳既可以保持懸空狀態(tài),也可以連接到 GND。
BIAS 軌上存在兩個 UVLO 電路,一個以 GND (VUVLO(BIAS)) 為基準,另一個以 VREF (VUVLO(BIAS) – VREF) 為基準。在電荷泵禁用時,邏輯優(yōu)先級會導致發(fā)生假 PG 事件。
為消除任何假 PG 事件,請考慮將 VBIAS 設置為比 VOUT 高 3.2V。
表 7-5 中介紹了各種 UVLO 行為。
| VIN | VUVLO(BIAS) 上升 | VUVLO(BIAS) 下降 | VUVLO(BIAS) – VREF 上升 | VUVLO(BIAS) – VREF 下降 |
|---|---|---|---|---|
| 0.5V | 2.8V | 2.685V | 2.1 + 0.5 = 2.6V | 1.86 + 0.5 = 2.36V |
| 0.7V | 2.8V | 2.685V | 2.1 + 0.7 = 2.8V | 1.86 + 0.7 = 2.56V |
| 1.4V | 2.8V | 2.685V | 2.1 + 1.4 = 3.5V | 1.86 + 1.4 = 3.26V |
| 5.2V | 2.8V | 2.685V | 2.1 + 5.2 = 7.3V | 1.86 + 5.2 = 7.06V |