ZHDS040 January 2026 TPS7A57-Q1
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
圖 6-1 顯示了簡化的調(diào)節(jié)電路,其中輸入信號 (VREF) 由內(nèi)部電流源 (IREF) 和外部電阻器 (RREF) 產(chǎn)生。由于誤差放大器始終采用單位增益配置,因此 LDO 輸出電壓由 VREF 電壓進(jìn)行編程。VREF 基準(zhǔn)電壓由驅(qū)動 RREF 電阻器的內(nèi)部低噪聲電流源生成,通過使用低通濾波器 (CNR/SS || RREF),可以在誤差放大器的輸入端具有非常低的帶寬。
單位增益配置是通過將 SNS 連接到 OUT 來實(shí)現(xiàn)的。應(yīng)最大限度減小輸出端的布線電感,并盡可能靠近輸出端連接 COUT。

該單位增益配置以及高精度 IREF 基準(zhǔn)電流使該器件能夠?qū)崿F(xiàn)出色的輸出電壓精度。低壓降電壓 (VDO) 有助于降低散熱需求并實(shí)現(xiàn)穩(wěn)健的性能。此特性組合使得該器件成為向敏感型模擬低壓 (≤ 5.5V) 器件供電的理想電壓源。