ZHCSGP0B July 2017 – June 2025 TPS7A39
PRODUCTION DATA
UVLOx 電路可確保在輸入或偏置電源達(dá)到最小工作電壓范圍之前器件保持禁用狀態(tài),并確保在輸入電源崩潰時(shí)器件正確關(guān)斷。
圖 7-2 和表 7-3 介紹了 UVLOx 電路對(duì)各種輸入電壓事件的響應(yīng),假設(shè) VEN ≥ VIH(EN)。
正負(fù) UVLO 電路在內(nèi)部進(jìn)行與運(yùn)算。因此,如果任一電源崩潰,則兩個(gè)輸出都關(guān)斷,VNR/SS 在內(nèi)部被拉至低電平。
圖 7-2 典型 UVLOx 運(yùn)行| 區(qū)域 | 事件 | VOUTx 狀態(tài) | 注釋 |
|---|---|---|---|
| A | 導(dǎo)通,|VINx| ≤ |VUVLOx| | 0 | 啟動(dòng) |
| B | 1% | 1 | 調(diào)節(jié)至目標(biāo) VOUTx |
| C | 欠壓,|VINx| ≥ |VUVLOx – VHYSx| | 1 | 輸出可能會(huì)超出穩(wěn)壓范圍,但器件仍保持啟用狀態(tài) |
| D | 1% | 1 | 調(diào)節(jié)至目標(biāo) VOUTx |
| E | 欠壓,|VINx| < |VUVLOx – VHYSx| | 0 | 由于存在負(fù)載和有源放電電路,該器件會(huì)被禁用,并且輸出會(huì)下降。當(dāng)輸入電壓達(dá)到 UVLOx 上升閾值時(shí),器件將重新啟用,隨后會(huì)正常啟動(dòng)。 |
| F | 1% | 1 | 調(diào)節(jié)至目標(biāo) VOUTx |
| G | 關(guān)斷,|VINx| < |VUVLOx – VHYSx| | 0 | 輸出會(huì)因?yàn)樨?fù)載和有源放電電路而下降 |
與許多具有該功能的其他 LDO 類似,UVLOx 電路需要幾微秒才能完全置為有效。在此期間,低于約 0.8V 的下行瞬態(tài)會(huì)導(dǎo)致 UVLOx 在短時(shí)間內(nèi)置為有效;但是,UVLOx 電路沒(méi)有足夠的存儲(chǔ)能量使器件內(nèi)的內(nèi)部電路完全放電。當(dāng) UVLOx 電路沒(méi)有留出足夠的時(shí)間使內(nèi)部節(jié)點(diǎn)完全放電時(shí),不會(huì)完全禁用輸出。
當(dāng)在最小 VINx 附近工作時(shí),通過(guò)使用更大的輸入電容器來(lái)增加輸入電源的下降時(shí)間,可以減輕下行瞬態(tài)的影響。