ZHCSGV6F June 2009 – January 2017 TMS320C6742
PRODUCTION DATA.
TMS320C6742 定點和浮點 DSP 是一款低功耗 應用 處理器,該處理器基于 C674x DSP 內核。該DSP 與其他 TMS320C6000™ 平臺 DSP 相比,功耗要小很多。
憑借這款器件,原始設備制造商 (OEM) 和原始設計制造商 (ODM) 能夠充分利用全集成混合處理器解決方案的靈活性,迅速將兼具穩健操作系統、豐富用戶接口和高處理器性能的器件推向市場。
該器件的 DSP 內核采用基于 2 級緩存的架構。第 1 級程序緩存 (L1P) 是一個
32KB 的直接映射緩存,第 1 級數據緩存 (L1D) 是一個 32KB 的 2 路組相連緩存。第 2 級程序緩存 (L2P) 包含 64KB 的存儲空間,由程序空間和數據空間共享。L2 存儲器可配置為映射存儲器、緩存或二者的組合。
外設集包括:1 個 I2C 總線接口;1 個具有 16 個串行器和 FIFO 緩沖器的多通道音頻串行端口 (McASP);1 個具有 FIFO 緩沖器的多通道緩沖串行端口 (McBSP);1 個支持多片選的串行外設接口 (SPI);2 個可配置的 64 位通用定時器(其中一個可配置為看門狗);1 個可配置的 16 位主機端口接口 (HPI);多達 9 組通用輸入/輸出 (GPIO) 引腳(每組包含 16 個引腳,每個引腳均支持可編程的中斷和事件生成模式,并且支持與其他外設復用);1 個 UART 接口(支持 RTS 和 CTS);2 個增強型高分辨率脈寬調制器 (eHRPWM) 外設;3 個 32 位增強型捕捉 (eCAP) 模塊外設(可配置為 3 個捕捉輸入或 3 個 APWM 輸出);2 個外部存儲器接口(一個是用于慢速存儲器或外設的異步 SDRAM 外部存儲器接口 (EMIFA),另一個是高速 DDR2/移動 DDR 控制器)。
豐富的外設集提供了控制外設以及與外部處理器進行通信的功能。如需了解每個外設的詳細信息,請參見本文檔中的有關章節以及相關外設參考指南。
該器件配有一套完整的 DSP 開發工具。這套工具包括 C 語言編譯器,用于簡化編程和調度過程的 DSP 匯編優化器以及用于查看源代碼執行的 Windows®調試器接口。