ZHCSX59A August 2024 – August 2025 TAS2120
PRODUCTION DATA
TAS2120 使用 Y 橋輸出級在 VDD 和 PVDD 電源之間切換 D 類輸出 PWM 電壓。通過將 EN_Y_BRIDGE_MODE 設(shè)置為高電平啟用該功能后,器件將自動選擇輸出電壓以切換輸出 PWM。當(dāng)信號為低電平時,輸出將切換到 VDD,從而通過降低 D 類輸出開關(guān)電壓來實現(xiàn)更高的系統(tǒng)級效率。當(dāng)信號為高電平時,輸出將開啟由集成升壓設(shè)置的 PVDD 電壓軌,或外部 PVDD 運(yùn)行模式下的外部 PVDD 電壓軌。
該器件根據(jù)由 VDD_MODE_THR_LVL[23:0] 寄存器配置的編程 Y 橋模式閾值監(jiān)測輸入音頻信號電平。當(dāng)音頻信號降至閾值以下時,會啟用內(nèi)部遲滯計時器。如果信號電平在所選的整個持續(xù)時間內(nèi)保持低于配置的 YBRIDGE_HYST_TIMER[1:0],則器件將進(jìn)入基于低電壓 VDD 電源的 PWM 開關(guān)模式。
當(dāng)信號電平增加到 VDD_MODE_THR_LVL[23:0] 加 VDD_MODE_HYST[23:0] 以上時,器件開始開關(guān) PVDD 電源上的輸出 PWM 信號,而不會引入任何信號削波。
可以使用 PPC3 軟件配置 VDD_MODE_THR_LVL[23:0] 和 VDD_MODE_HYST[23:0] 寄存器,請參閱節(jié) 6.4.1。
| YBRIDGE_HYST_TIMER[1:0] | 配置 |
|---|---|
| 00 | 100us |
| 01(默認(rèn)值) | 500us |
| 10 | 5ms |
| 11 | 50ms |
| EN_Y_BRIDGE_MODE | 配置 |
|---|---|
| 0 | 禁用 Y 橋模式 |
| 1(默認(rèn)值) | 啟用 Y 橋模式 |