ZHCSID2C July 2018 – December 2023 DRV8847
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
OLD 電路由四個(gè)主要元件組成,即電流源(和電流吸收器)、串聯(lián)時(shí)序開關(guān)(由數(shù)字內(nèi)核定序)、電阻器和比較器。對(duì)于接地 (GND) 連接的負(fù)載,電流源 (IOL_PU) 將 OUTx 節(jié)點(diǎn)上拉至內(nèi)部穩(wěn)壓器電壓 (AVDD),并允許電流通過(guò)連接的負(fù)載從內(nèi)部穩(wěn)壓器電壓 (AVDD) 流向接地,如圖 8-18 所示。此外,對(duì)于連接電源 (VM) 的負(fù)載,電流吸收器 (IOL_PD) 通過(guò)連接的負(fù)載將電流從電源電壓 (VM) 拉低至接地,如圖 8-20 所示。在 OUTx 端子上連接的負(fù)載的電阻會(huì)改變拉電流/灌電流,并間接改變兩個(gè)電阻器(12kΩ 和 15kΩ)上的壓降。內(nèi)部比較器將電阻器兩端的此壓降與基準(zhǔn)電壓(VOL_HS 和 VOL_LS)進(jìn)行比較,以提供作為 OL1_HS 和 OL1_LS 的輸出。該比較器輸出饋送到開路負(fù)載數(shù)字電路,以確定開路負(fù)載條件。
以下是上面顯示的各種參數(shù)的值:AVDD 電壓 = 4.2V,IOL_PU = 200μA,IOL_PD = 230μA,VOL_HS = 2.3V,VOL_LS = 1.2V。
請(qǐng)注意,上述值是電源電壓和溫度的典型條件下的值。有關(guān)詳細(xì)規(guī)格,請(qǐng)參閱節(jié) 6中的“典型特性”部分。