ZHCSRD7B January 2023 – March 2024 DRV8145-Q1
PRODUCTION DATA
DRV814x-Q1 系列器件通過引腳 DRVOFF 和 IN 提供簡單的雙引腳輸出控制。
輸入端可接受 100% 或 PWM 驅動模式的靜態或脈寬調制 (PWM) 電壓信號??梢栽趹?VM 之前為器件輸入引腳供電。默認情況下,nSLEEP 和 DRVOFF 引腳分別具有內部下拉和上拉電阻器,以確保沒有輸入時輸出為高阻態。IN 引腳還具有內部下拉電阻器。
在開關半橋上的高側和低側 FET 之間轉換時,該器件會自動生成所需的最佳死區時間。該時序基于內部 FET 柵源電壓反饋。無需外部時序。該方案確保了具有最短的死區時間,同時保證沒有擊穿電流。下表展示了橋接控制的邏輯表。有關負載說明,請參閱負載概要一節。
| nSLEEP | DRVOFF | IN | OUT | IPROPI | 器件狀態 |
|---|---|---|---|---|---|
| 0 | X | X | 高阻態 | 無電流 | 休眠 |
| 1 | 1 | 0 | 高阻態 | 無電流 | 待機 |
| 1 | 1 | 1 | 請參考關斷狀態診斷表 | 無電流 | 待機 |
| 1 | 0 | 0 | L | 無電流 | 運行中 |
| 1 | 0 | 1 | H(3) | ISNS(1) | 運行中 |