ZHCSVA8 April 2024 AFE20408
PRODUCTION DATA
該器件具有 8 個(gè)模擬控制通道。每個(gè)控制通道均以一個(gè) DAC 為中心,這個(gè) DAC 基于器件電壓基準(zhǔn)運(yùn)行。這些 DAC 中有四個(gè)可用于設(shè)置內(nèi)部開關(guān)的關(guān)斷電壓。該器件中的 DAC 包含一個(gè) 13 位串式 DAC 和一個(gè)輸出電壓緩沖器。圖 6-1 顯示了 DAC 架構(gòu)的方框圖。
這些 DAC 可配置為正/負(fù)輸出范圍運(yùn)行并具有相同的電壓分辨率。以正輸出范圍運(yùn)行時(shí),滿標(biāo)量程為 0V 至 10V;但是,輸出電壓受 VCC 限制。以負(fù)輸出范圍運(yùn)行時(shí),滿標(biāo)量程為 –10V 至 0V,輸出電壓受 VSS 限制。
發(fā)生復(fù)位事件后,所有 DAC 寄存器都設(shè)置為零代碼,DAC 輸出放大器斷電,DAC 輸出被鉗位到 VSS。每個(gè) DAC 都可通過軟件單獨(dú)啟用,只需向 PWR_EN 寄存器(位于寄存器映射的 DAC 配置頁面)的相應(yīng)位寫入 1 即可。