ZHCUAS3D May 2022 – August 2025
DP83867 的默認(rèn)配置是通過 PHY 特定引腳上的多個上拉和下拉電阻值確定的。根據(jù)安裝的阻值,可以使用提供的上拉和下拉選項(xiàng)將每個配置引腳設(shè)置為四種模式之一。AM62x SKEVM 采用支持 RGMII 接口的 48 引腳 QFN 封裝。
DP83867 PHY 使用基于 Strap 配置電阻器的四級配置,可生成四個不同的電壓范圍。電阻器與 RX 數(shù)據(jù)和控制引腳相連,這些引腳通常由 PHY 驅(qū)動,是處理器的輸入。每種模式的電壓范圍如下所示:
模式 1 - 0 V 至 0.3 V
模式 2 - 0.462V 至 0.6303V
模式 3 - 0.7425V 至 0.9372V
模式 4 - 2.2902V 至 2.9304V
所有 Strap 配置引腳均提供了上拉和下拉電阻空間,但 LED_0 除外。LED_0 用于鏡像啟用,默認(rèn)情況下設(shè)為模式 1,模式 4 不適用,模式 2、模式 3 選項(xiàng)不能滿足要求。
AM62x SoC 的 CPSW_RGMII1 端口連接到 DP83867,其配置如下:
PHY 地址:00000
Auto_neg:啟用
ANGsel 10/100/1000
RGMII 時鐘延遲 Tx:0ns
RGMII 時鐘延遲 Rx:2ns