ZHCAAG5A April 2019 – October 2020 DS90UB941AS-Q1 , DS90UH941AS-Q1
表 6-1 中介紹了 SPLIT_CLK_CTL0_SPLIT_CLK_CTL0_P1。
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 7 | SPLIT_CLK_DIV_EN_SP LIT_CLK_DIV_EN_P1 | R/W | 1h | 分離器模式時鐘控制寄存器 0。 此字段可控制所選的 FPD-Link III 端口。 分離器模式時鐘分頻器使能。 該寄存器啟用分離器模式時鐘分頻器。在分離器模式下,如果該寄存器設(shè)置為 0,則會禁用用于運行分離器的像素時鐘。在更改分離器分頻器設(shè)置 SPLIT_CLK_SEL、SPLIT_CLK_DIV_M 和 SPLIT_CLK_DIV_N 之前,應(yīng)禁用分頻器。此外,為確保正確的模式轉(zhuǎn)換,必須僅在禁用 DSI 輸入后才能更改分頻器設(shè)置。 如果禁用分離器模式,則會忽略這些值。此字段可控制所選的 FPD-Link III 端口。 |
| 6-5 | SPLIT_CLK_SEL | R/W | 0h | 分離器模式時鐘選擇。 該寄存器為所選端口選擇分離器 FPD-Link III 發(fā)送側(cè)的時鐘源。 00:輸入像素時鐘除以 2(默認(rèn)值)。 01:來自 DPHY 輸入時鐘的 M/N 分頻器。 10:來自 REFCLK0 引腳上的外部時鐘的 M/N 分頻器。 11:來自 REFCLK1 引腳上的外部時鐘的 M/N 分頻器。 |
| 4-0 | SPLIT_CLK_DIV_M_SPLI T_CLK_DIV_M_P1 | R/W | 1h | 分離器模式時鐘分頻器 M 值。 該寄存器控制 M/N 分頻器(用于從所選的輸入時鐘生成分離器模式像素時鐘)的 M 設(shè)置。 M/N 的默認(rèn)設(shè)置提供了分離對稱視頻通常所需的一半時鐘頻率。 如果禁用分離器模式,則會忽略這些值。此字段可控制所選的 FPD-Link III 端口。 |