ZHCSY78 March 2025 UCC5350L-Q1
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
VCC1 和 GND1 及 VCC2 和 VEE2 引腳之間的電源 VCC1 和 VCC2 均實現(xiàn)了 UVLO 功能,以防止 IGBT 和 MOSFET 上出現(xiàn)欠驅(qū)動情況。如果 VCC 在器件啟動時低于 VIT+ (UVLO) 或在啟動后低于 VIT–(UVLO),則無論輸入引腳(IN+ 和 IN–)如何,電壓源 UVLO 功能都會將受影響的輸出保持為低電平,如表 7-2 所示。VCC UVLO 保護(hù)還具有遲滯功能 (Vhys(UVLO))。當(dāng)電源產(chǎn)生接地噪聲時,該遲滯可防止抖動;為此,器件能夠允許偏置電壓小幅下降(這種情況在器件開始開關(guān)和工作電流消耗突然增加時會發(fā)生)。圖 7-5 顯示了 UVLO 功能。
| 條件 | 輸入 | 輸出 | |
|---|---|---|---|
| IN+ | IN– | OUT | |
| 器件啟動期間,VCC1 – GND1 < VIT+(UVLO1) | H | L | L |
| L | H | L | |
| H | H | L | |
| L | L | L | |
| 器件啟動之后,VCC1 – GND1 < VIT–(UVLO1) | H | L | L |
| L | H | L | |
| H | H | L | |
| L | L | L | |
| 條件 | 輸入 | 輸出 | |
|---|---|---|---|
| IN+ | IN– | OUT | |
| 器件啟動期間,VCC2 – VEE2 < VIT+(UVLO2) | H | L | L |
| L | H | L | |
| H | H | L | |
| L | L | L | |
| 器件啟動之后,VCC2 – VEE2 < VIT–(UVLO2) | H | L | L |
| L | H | L | |
| H | H | L | |
| L | L | L | |
當(dāng) VCC1或 VCC2 降至 UVLO1 或 UVLO2 閾值以下時,如果電源電壓再次上升至高于 VIT+(UVLO) 或 VIT+(UVLO2),則會在輸出端產(chǎn)生延遲 tUVLO1_rec 或 tUVLO2_rec。圖 7-5顯示了該延遲。
圖 7-5 UVLO 函數(shù)