ZHCSY78 March 2025 UCC5350L-Q1
PRODUCTION DATA
輸入引腳(IN+ 和 IN–)基于 CMOS 兼容的輸入閾值邏輯,該邏輯與 VCC2 電源電壓完全隔離。UCC5350L-Q1 具有 0.55 × VCC1 的典型高電平閾值 (VIT+(IN)) 和 0.45 × VCC1 的典型低電平閾值,因此可以使用邏輯電平控制信號(例如來自 3.3V 微控制器的信號)輕松地驅動輸入引腳。由于具有 0.1 × VCC1 的寬遲滯 (Vhys(IN)),器件具有出色的抗噪性能并且運行穩定。如果任一輸入保持開路,內部下拉電阻的 128kΩ 會強制 IN+ 引腳處于低電平,內部電阻的128kΩ 會將 IN– 拉至高電平。但是,如果不用于提高抗噪性能,TI 仍建議將輸入接地或連接到 VCC1。
由于 UCC5350L-Q1 的輸入側與輸出驅動器隔離,因此輸入信號振幅可以大于或小于 VCC2,前提是其不超過建議的限值。借助此功能,將柵極驅動器與控制信號源集成時,靈活性更高,并允許用戶為任何柵極選擇最有效的 VCC2。然而,施加于 IN+ 或 IN– 的任何信號振幅絕不能超過 VCC1 的電壓。